<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > 新思科技推出面向低功耗嵌入式SoC的全新ARC DSP IP解決方案,提升處理器IP核領(lǐng)導(dǎo)地位

          新思科技推出面向低功耗嵌入式SoC的全新ARC DSP IP解決方案,提升處理器IP核領(lǐng)導(dǎo)地位

          作者: 時(shí)間:2022-03-09 來源:美通社 收藏

          重點(diǎn):

          本文引用地址:http://www.ex-cimer.com/article/202203/431793.htm

            科技的ARC 128位VPX2和256位VPX3 DSP IP核與性能更高的512位VPX5采取了相同的VLIW/SIMD先進(jìn)架構(gòu),,可為特定應(yīng)用需求提供更大的靈活性

            這一系列產(chǎn)品可極大提高安全性能,其系統(tǒng)功能安全開發(fā)流程已達(dá)到ISO 26262功能安全標(biāo)準(zhǔn)的最高級(jí)別ASIL D,且可以進(jìn)行隨機(jī)故障檢測(cè)

            MetaWare開發(fā)工具包內(nèi)含C/C++編譯器和相關(guān)庫,能夠支持可變矢量長度編程模型,從而加速代碼開發(fā)和可移植性

            加利福尼亞州山景城2021年10月13日/美通社/--為滿足嵌入式應(yīng)用對(duì)功耗、性能、面積(以下簡(jiǎn)稱PPA)的更大需求,科技(納斯達(dá)克代碼:SNPS)今日宣布,已使用全新的128位ARC VPX2和256位ARC VPX3 DSP處理器擴(kuò)展其DesignWare IP核組合產(chǎn)品新增的產(chǎn)品與性能更高的512位ARC VPX5 DSP處理器采用了相同的VLIW/SIMD架構(gòu),可有效將功耗和面積降低三分之二ARC VPX DSP IP核系列可通過優(yōu)化嵌入式工作負(fù)載所需的獨(dú)特PPA來幫助開發(fā)者們實(shí)現(xiàn)更高的設(shè)計(jì)靈活性,這些嵌入式工作負(fù)載包括IoT傳感器融合、雷達(dá)和激光雷達(dá)處理、發(fā)動(dòng)機(jī)控制、聲音/語言識(shí)別、自然語言處理和其他邊緣AI應(yīng)用等

            Neuchips首席運(yùn)營官CL Chen表示:“可嵌入人工智能的設(shè)備對(duì)能夠高效處理各種DSP和機(jī)器學(xué)習(xí)工作負(fù)載的專業(yè)處理器有著日益增加的需求,科技擴(kuò)展了ARC VPX處理器系列來支持各種矢量長度,開發(fā)者們通過使用新思科技的系列產(chǎn)品可以在設(shè)計(jì)中實(shí)現(xiàn)高性能信號(hào)處理,進(jìn)而設(shè)計(jì)出更廣泛的應(yīng)用”Neuchips是一家臺(tái)灣的初創(chuàng)公司,在人工智能特定計(jì)算解決方案領(lǐng)域處于領(lǐng)先地位

            Tirias Research首席分析師Jim McGregor表示:“新思科技的ARC DSP處理器產(chǎn)品組合通過擴(kuò)展,可支持更小的矢量,能夠在尺寸、功耗和散熱受限的系統(tǒng)中實(shí)現(xiàn)信號(hào)處理和人工智能此外,憑借超高浮點(diǎn)性能和功能安全合規(guī)性,VPX處理器系列產(chǎn)品非常適用于增長迅速的IoT應(yīng)用,如汽車、醫(yī)療系統(tǒng)和工業(yè)自動(dòng)化等目前全球已有超過250家客戶正在使用新思科技的,每年出貨總計(jì)超過25億枚基于的芯片”

          可擴(kuò)展和高度可配置的DSP處理器

            經(jīng)過優(yōu)化,這款矢量長度較小的ARC VPX2和VPX3 DSP處理器可實(shí)現(xiàn)高度并行處理,同時(shí)最大限度地降低能耗和面積,并采用單核或雙核配置以滿足各種應(yīng)用要求每個(gè)VPX內(nèi)核均包含一個(gè)標(biāo)量執(zhí)行單元和多個(gè)矢量單元,支持8位、16位和32位SIMD計(jì)算VPX DSP支持半精度、單精度和雙精度浮點(diǎn)格式,且每個(gè)VPX內(nèi)核最多有三個(gè)浮點(diǎn)流水線可用線性和非線性代數(shù)函數(shù)中使用的特殊數(shù)學(xué)函數(shù),采用獨(dú)特的硬件加速處理方式,可以提供高精度結(jié)果全新的VPX DSPs包括對(duì)指令集架構(gòu)(ISA)和負(fù)載/存儲(chǔ)帶寬的增強(qiáng),對(duì)于使用了快速傅里葉變換(FFT)等常見DSP函數(shù)的已有產(chǎn)品,最高可提升兩倍性能此外,安全增強(qiáng)型ARC VPX2FS和VPX3FS集成了硬件安全特性,包括內(nèi)存和接口的糾錯(cuò)碼(ECC)保護(hù)、安全監(jiān)視器和鎖步機(jī)制,有助于開發(fā)者們實(shí)現(xiàn)ISO 26262 ASIL B級(jí),ASIL C級(jí)和ASIL D級(jí)功能安全合規(guī)性的最嚴(yán)格標(biāo)準(zhǔn)

          綜合性的軟件開發(fā)環(huán)境

            VPX2和VPX3處理器與新思科技ARC處理器一樣,由ARC MetaWare開發(fā)工具包支持MetaWare開發(fā)工具包可提供專門優(yōu)化VPX硬件架構(gòu)的可變矢量長度軟件編程模型,而MetaWare編譯器的自動(dòng)矢量化功能將順序代碼轉(zhuǎn)換為矢量操作可實(shí)現(xiàn)最大吞吐量此外,結(jié)合包括DSP、機(jī)器學(xué)習(xí)和線性代數(shù)函數(shù)在內(nèi)的強(qiáng)大軟件庫集,MetaWare開發(fā)工具包提供了綜合性的編程環(huán)境,可加速實(shí)現(xiàn)最佳結(jié)果,并簡(jiǎn)化軟件可移植性

            新思科技IP核營銷和戰(zhàn)略高級(jí)副總裁John Koeter表示,“我們將持續(xù)使用最新的VPX DSP處理器來擴(kuò)展新思科技的DesignWare ARC處理器系列,這也將持續(xù)鞏固我們?cè)谛袠I(yè)中的領(lǐng)先地位新思科技為開發(fā)者們提供全系列可擴(kuò)展的、軟件兼容的DSP IP核解決方案,以滿足各種芯片的不同PPA需求”

            新思科技廣泛的DesignWare IP核組合包括邏輯庫、嵌入式存儲(chǔ)器、IO、PVT監(jiān)視器、嵌入式測(cè)試、模擬IP、接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)為了加速原型設(shè)計(jì)、軟件開發(fā)以及將IP核更快地整合進(jìn)芯片中,新思科技的“IP Accelerated”計(jì)劃可提供IP核原型設(shè)計(jì)套件、IP核軟件開發(fā)套件和IP核子系統(tǒng)新思科技對(duì)IP核質(zhì)量的廣泛投資和全面的技術(shù)支持可以幫助開發(fā)者們降低整合風(fēng)險(xiǎn),并加快上市時(shí)間了解更多信息,請(qǐng)?jiān)L問

          供貨情況

          新思科技DesignWare ARC VPX2和VPX3 DSP處理器IP核將于2021年第四季度向主要客戶推出。

          新思科技DesignWare ARC VPX2FS和VPX3FS處理器IP核將于2022年第一季度向主要客戶推出。



          關(guān)鍵詞: 新思 ARC處理器 低功耗

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();