用于實現(xiàn)O-RAN無線解決方案的5G技術(shù)設(shè)備
它們?nèi)绾谓M合使用?
本文引用地址:http://www.ex-cimer.com/article/202203/432337.htm圖9顯示完整的信號鏈,其中包括一些所需的控制信號。為了提高功效,該電路包含變送和接收信號功能,以在各自的周期內(nèi)為TDD啟用和禁用放大器。同樣,它可與FDD配合使用,在插槽未使用時關(guān)斷電源,以節(jié)省功率。還需要使用LNA開關(guān)來更改LNA上的輸入開關(guān),以將返回的變送功率分流至端電極,而不是分流至內(nèi)核放大器輸入。這些不同的信號可以由ASIC、FPGA或收發(fā)器生成和編配。
圖9. 完整的收發(fā)器信號鏈
接收器信號鏈包括一個可以相應(yīng)改變數(shù)字?jǐn)?shù)據(jù)流的函數(shù),以說明模擬增益降低的原因,在信號發(fā)送至低PHY,然后發(fā)送至基帶下游其他部分時保持絕對信號電平。
此處所示的應(yīng)用適用于單頻段。雖然收發(fā)器使用寬帶且覆蓋至高達(dá)6 GHz的所有頻率,但并非設(shè)計中的所有設(shè)備都是如此。LNA和PA這類設(shè)備通常使用頻段,需要根據(jù)支持的頻段進行選擇。通常情況下,這些設(shè)備在引腳兼容選項中提供,覆蓋6 GHz以下的所有常用頻段,且易于掃描。如此,可以支持所有的常用TDD和FDD頻段,包括用于5G和提議用于O-RAN的頻段。
時鐘樹
根據(jù)配置,可以使用幾種不同的時鐘配置。如果需要精確的時間校準(zhǔn),則需要使用2級時鐘合成。第一級是通過ASIC、FPGA或控制器連接至基帶,以準(zhǔn)確計時和校準(zhǔn)無線電數(shù)字化功能。此應(yīng)用要求通過前傳網(wǎng)路或本地GPS接收器來處理提供的精確時間協(xié)議(PTP)信息。如此確保無線電和基帶處理器知道應(yīng)對無線電幀實施處理的準(zhǔn)確時間。
AD9545 系列非常適合用于準(zhǔn)確調(diào)節(jié)無線電的主時鐘的頻率、相位和時間。其優(yōu)點在于,可以配置為在無參考時鐘的情況下臨時運行,且在與TCXO(溫度補償晶體振蕩器)或OCXO(恒溫晶體振蕩器)耦合之后,且在參考時鐘出現(xiàn)故障或斷續(xù)的情況下保持精度。
對于無需準(zhǔn)確的時間校準(zhǔn)的配置,或者作為校準(zhǔn)的第二級,需要使用時鐘分配設(shè)備。分配設(shè)備的作用在于,為整個無線電生成時鐘范圍。這包括JESD、eCPRI、以太網(wǎng)、SFP所需的范圍,以及整個無線電的其他關(guān)鍵信號所需的范圍。 AD9528 提供14種不同速率的低抖動時鐘,包括支持JESD204B/JESD204C設(shè)備時鐘和SYSREF信號功能。
2級時鐘框圖如圖10所示。對于無需準(zhǔn)確校準(zhǔn)時間的應(yīng)用,可以去掉或旁路AD9545,僅使用AD9528。系統(tǒng)的輸入時鐘來自于基本的網(wǎng)絡(luò)定時,由以太網(wǎng)功能塊或FPGA中的基帶和網(wǎng)絡(luò)功能恢復(fù),具體由實際架構(gòu)決定。可以根據(jù)無線電的具體要求選擇多種備用配置,此處只顯示一種表示方法。
圖10. 時鐘樹示例
功率
功耗是由多種因素決定的。這些因素包括選擇的FPGA、采用的功能、選擇的收發(fā)器、啟用的選項、所需的時鐘樹,以及生成的RF功率。
實施O-RAN CUS和M面處理的典型中等范圍FPGA SoC,加上與IEEE 1588 v2 PTP堆棧同步,會消耗約15 W。典型的ADRV9029收發(fā)器會消耗5 W至8 W,由TDD或FDD配置,以及啟用的DFE功能的范圍決定。為此,必須增加時鐘功率、接收器功率、變送器功率,以及其他功率。表2顯示系統(tǒng)(不包括變送器鏈)的功耗總和示例,功率輸出等級不同時,該值存在很大差異。
表2. 預(yù)算功耗
將無線電的功耗相加,Tx:Rx在70:30占空比下的總功耗為26 W至29 W,具體由實際采用的無線電配置決定(不包括與PA相關(guān)的功耗)。表3顯示少數(shù)幾個PA功耗示例。由于PA主要在AB類晶體管的線性范圍內(nèi)工作,所以它們的效率在20%到50%之間。在這個范圍內(nèi),集成式DPD大有優(yōu)勢。即使對于小帶寬、低功耗PA,幾十mW的DPD功耗也會抵消PA效率的改進。
表3. 變送功耗
對于低功耗小型蜂窩,增加約2.5 W額外功率會讓總功耗增加至約30 W,對于由PoE解決方案供電的無源冷卻室內(nèi)小型蜂窩非常合適。
一種潛在的PoE解決方案如圖11所示。該解決方案包括 LT4321 橋控制器,它使得MOS晶體管可以用作理想的二極管,而不是整流器,其優(yōu)點在于可以大幅提高效率。其后接 LT4295,這是一個符合802.3bt標(biāo)準(zhǔn)的PD設(shè)備。還可以后接合適的本地穩(wěn)壓器,以滿足之前的表中所示的要求,按照需要提供高達(dá)90+ W的功率。
圖11. PoE隔離式小型蜂窩電源解決方案
除了PoE轉(zhuǎn)換設(shè)備外,還可以使用許多其他設(shè)備來支持小型蜂窩參考設(shè)計。其中包括基礎(chǔ)設(shè)備,例如 ADP5054 系列,該系列專用于為ADI收發(fā)器、許多其他降壓轉(zhuǎn)換器和低噪聲LDO穩(wěn)壓器供電,如圖12所示。
圖12. 適用于小型蜂窩應(yīng)用的典型功率樹
選項
這個無線電架構(gòu)的一大優(yōu)點是:它非常靈活,可以滿足多種市場需求。此架構(gòu)針對多種應(yīng)用進行優(yōu)化,包括FDD和TDD。它可以在低、中和高頻段內(nèi)保持高性能,非常適合小型蜂窩到大規(guī)模MIMO平臺??梢栽谧兯推骱徒邮掌麟娐分羞M行不同的權(quán)衡取舍,以優(yōu)化成本、尺寸、重量和功率。雖然本部分側(cè)重于更高的性能和集成,但可以通過選擇稍微不同的選項,做出可以改善成本的取舍。
例如,一些低功耗PA不需要使用驅(qū)動放大器,可以不要求配備。對于許多小型蜂窩應(yīng)用來說,RF功率都較低,所以可以使用簡單的TR開關(guān)來替代環(huán)形器。最后,如果只需要局域性能,可以使用簡單的單級LNA來替換雙級LNA。結(jié)果是,成本更低的選項仍然能夠提供不錯的無線電性能。實例如圖13所示。還可以使用許多其他排列,在廣泛的頻率和功率選項內(nèi),滿足多種可能。
圖13. 備用的收發(fā)器信號鏈
結(jié)論
本文所述的5G技術(shù)設(shè)備適用于通信應(yīng)用,支持實現(xiàn)適合5G開發(fā)的低成本設(shè)備,尤其是實現(xiàn)O-RAN O-RU解決方案的設(shè)備。其中包括來自RadioVerse系列的設(shè)備、RF放大器、時鐘恢復(fù)/同步,以及以太網(wǎng)供電/負(fù)載點調(diào)節(jié)。這些高度集成的設(shè)備組合可用于實現(xiàn)5G小型蜂窩、宏蜂窩、微蜂窩和大規(guī)模MIMO應(yīng)用。
圖14. 5G原型平臺,包括可重新選擇頻段的RF前端
與FPGA、eASIC或ASIC中提供的合適的PHY和軟件組合使用時,可以開發(fā)完整的O-RU解決方案,如圖14所示。此解決方案是與Intel?、Comcores和 Whizz Systems等合作伙伴共同開發(fā)的。這些解決方案不僅滿足所需的RF特性,而且滿足部署低成本、高性能O-RAN平臺所需的成本和功率預(yù)算。
參考電路
1.ftp://ftp.3gpp.org/specs/latest/Rel-15/38_series/
2.O-RAN聯(lián)盟。
3.“O-RAN:朝向開放和智能的RAN發(fā)展”。O-RAN聯(lián)盟,2018年10月。
4.Brad Brannon. “零中頻的優(yōu)勢:PCB尺寸減小50%,成本降低三分之一”。 《模擬對話》,第50卷第3期,2016年9月。
5.規(guī)格:O-RAN聯(lián)盟。
評論