做信號(hào)鏈,你需要了解的高速信號(hào)知識(shí)(三)
_____
本文引用地址:http://www.ex-cimer.com/article/202404/457241.htm高速總線升級(jí)迭代的矛盾在于,消費(fèi)者對(duì)性能的需求驅(qū)動(dòng)著信號(hào)速率成倍的增長(zhǎng),消費(fèi)者對(duì)便捷性的需求使得傳輸線無(wú)法縮短,消費(fèi)者對(duì)低成本的追求要求PCB板材和傳輸線不能太貴,這就導(dǎo)致ISI抖動(dòng)變得越來(lái)越嚴(yán)重。均衡(Equalization)就是為了應(yīng)對(duì)ISI抖動(dòng),而被廣泛應(yīng)用的黑科技。既然ISI抖動(dòng)的根源,是傳輸鏈路對(duì)不同頻率信號(hào)損耗的差異,均衡就是要想辦法補(bǔ)償?shù)暨@個(gè)差異,讓不同頻率信號(hào)的幅度都能保持均勻。
根據(jù)均衡技術(shù)所使用的位置,一般分為發(fā)送端均衡(Tx EQ)和接收端均衡(Rx EQ)。
發(fā)送端均衡一般采用前向均衡(FFE, Feed Forward Equalization) 技術(shù),用一組移位寄存器配合乘法器和加法器,根據(jù)當(dāng)前bit位r(n)受到前若干bits r(n-1) 、r(n-2) 、r(n-3)…的影響,來(lái)修正r(n)的電壓值。典型的表達(dá)式是:
e(n)=r(n)*k1+r(n-1)*k2+…
這個(gè)表達(dá)式有N項(xiàng),就稱之為N階FFE,代表當(dāng)前bit的電平,受到自身及前(N-1) bits的影響。在高速串行中應(yīng)用最廣泛的“預(yù)加重/去加重“(Pre/De-emphasis)技術(shù),就是一個(gè)二階的FFE,它會(huì)根據(jù)當(dāng)前bit和前1 bit的邏輯狀態(tài),來(lái)調(diào)整當(dāng)前bit的電平。
我們來(lái)看一個(gè)Pre-emphasis的真實(shí)案例。當(dāng)發(fā)送端的信號(hào)不做任何處理時(shí),發(fā)送端眼圖是很完美的;一旦信號(hào)經(jīng)過(guò)長(zhǎng)背板傳輸之后,嚴(yán)重的ISI抖動(dòng)會(huì)導(dǎo)致眼圖幾乎閉合(例1)。當(dāng)發(fā)送端增加3.5dB預(yù)加重時(shí),會(huì)將頻率較高的跳變沿信號(hào)(Transition Bits,指的是與前一bit邏輯狀態(tài)不同的bit,如01碼型中的1,或110碼型中的0等) 的幅度增強(qiáng)3.5dB。這些預(yù)先的增強(qiáng)會(huì)部分抵消長(zhǎng)背板的損耗,從而不同碼型的電平在到達(dá)接收端時(shí)基本相等,ISI抖動(dòng)就大幅降低了。接收端的眼圖無(wú)論是眼高眼寬,還是抖動(dòng),都有非常明顯的改善(例2)。
圖20 發(fā)送端均衡對(duì)眼圖的影響
如果說(shuō)發(fā)送端均衡是未雨綢繆,那么接收端均衡就是亡羊補(bǔ)牢。當(dāng)ISI 抖動(dòng)已經(jīng)傳遞到了接收端,接收端應(yīng)該如何進(jìn)行均衡,嘗試得到更好的眼圖呢?接收端均衡一般采用CTLE(連續(xù)時(shí)間線性均衡)或DFE(負(fù)反饋均衡),或二者結(jié)合的方式,來(lái)降低數(shù)據(jù)的ISI抖動(dòng)。
DFE均衡和FFE類似,不同的是DFE有負(fù)反饋調(diào)節(jié)功能。通過(guò)負(fù)反饋,可以自適應(yīng)均衡系數(shù),以達(dá)到最佳的均衡效果。同時(shí), DFE不僅能消除ISI抖動(dòng),對(duì)于通道間的串?dāng)_也能提供一定的補(bǔ)償效果,對(duì)于信號(hào)完整性的提升用處很大。
CTLE 的實(shí)現(xiàn)方法和FIR濾波器有點(diǎn)像,實(shí)現(xiàn)的是一個(gè)近似帶通濾波器的效果。下圖是一組典型的CTLE濾波器,低頻衰減大,而高頻衰減小。這個(gè)濾波曲線,和傳輸鏈路的損耗正好形成互補(bǔ)(傳輸鏈路插入損耗是低頻衰減小,而高頻衰減大)。在接收端,實(shí)現(xiàn)了不同頻率間均勻的總體損耗,從而降低了ISI抖動(dòng)。CTLE和DFE/FFE不同,它不依賴參考時(shí)鐘,在連續(xù)時(shí)間域上對(duì)信號(hào)進(jìn)行均衡;而DFE/FFE是數(shù)字域上的均衡,必須要先有參考時(shí)鐘,來(lái)區(qū)分不同的bit,才能進(jìn)行均衡。接收端常常使用CTLE和DFE的組合,先用CTLE打開(kāi)近乎閉合的眼圖,恢復(fù)出時(shí)鐘,再用DFE進(jìn)一步均衡補(bǔ)償。
圖21 典型的CTLE均衡類似于帶通濾波器
設(shè)計(jì)工程師為了解決ISI問(wèn)題,常常需要在鏈路損耗和均衡技術(shù)之間做出綜合考慮。泰克的SDLA軟件可以模擬發(fā)送端的Tx EQ和接收端的Rx EQ,還能模擬傳輸鏈路的不同損耗。
圖22 SDLA軟件支持發(fā)送端、接收端均衡,以及鏈路嵌入/去嵌模擬
讓你在產(chǎn)品設(shè)計(jì)的初期,就能預(yù)估鏈路的ISI抖動(dòng),探索和嘗試最佳的均衡組合以降低ISI抖動(dòng),大幅減少產(chǎn)品研發(fā)的時(shí)間。
圖23 發(fā)送端眼圖,通過(guò)SDLA通道嵌入得到的接收端眼圖,通過(guò)SDLA接收機(jī)均衡得到的最終眼圖
評(píng)論