<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > PCI 9054性能分析及外部FIFO的擴充

          PCI 9054性能分析及外部FIFO的擴充

          作者: 時間:2009-03-19 來源:網(wǎng)絡(luò) 收藏

          2 外接的設(shè)計

             內(nèi)部有6種用于提高數(shù)據(jù)傳輸速率,解決本地總線和總線之間的異步接收。但掛于PCI 本地總線的速率往往較慢,為了保證可靠性,往往需要擴充加以緩存。下面以IDT 72205 FIFO為例,介紹用PCI 9054本地總線擴充FIFO的具體設(shè)計方法。

          2.1 9054工作方式選擇

            PCI 9054可工作在M,C,J三種模式,其中C模式時序較為簡單。本設(shè)計選擇PCI 9054工作在C模式,總線周期采用“PCI目標(biāo)讀單周期”以及“PCI目標(biāo)寫單周期”。下面介紹部分引腳信號。

            LHOLD:輸入信號,申請使用本地總線。

            LHOLDA:輸入信號,對LHOLD應(yīng)答。

            ADS:輸出信號,表示新的總線訪問有效地址的開始。在總線訪問的第一個時間周期設(shè)置。

            BLAST:輸出信號,表示總線訪問的最后傳送。

            LW/R:輸出信號,高電平表示讀操作,低電平表示寫操作。

            LA:地址線。

            LD:數(shù)據(jù)線。

            READY:輸出信號,表示總線上讀數(shù)據(jù)有效或?qū)憯?shù)據(jù)完成。用以連接PCI 9054等待狀態(tài)產(chǎn)生器,輸入信號。

          2.2 電路設(shè)計

            IDT72205是容量為256×18bit的高速、低功耗同步/異步FIFO存儲器,具有獨立的收、發(fā)時鐘控制,將之掛于PCI 9054的本地總線可以實現(xiàn)PCI 9054 FIFO 的擴充。圖3為PCI 9054和IDT 72205連接的電路圖。

          對CPLD要求:當(dāng)EF=1(FIFO不空),LW/R=0,LCLK為上升沿時,OE產(chǎn)生負脈沖,寬度為2時周期。

          PCI 9054是一種性能/價格比高的PCI橋路芯片,比PCI 9080,PCI 9050等性能更優(yōu)越。本文設(shè)計的FIFO擴充方法具有通用性,可用于PCI 9054本地總線其它I/O或存儲器的擴充。


          上一頁 1 2 下一頁

          關(guān)鍵詞: 9054 FIFO PCI 性能分析

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();