將數(shù)據(jù)轉(zhuǎn)換器IP集成到系統(tǒng)芯片簡化設計技術(三)
通過在系統(tǒng)芯片設計中選用Synopsys數(shù)據(jù)轉(zhuǎn)換器IP,設計師將經(jīng)過優(yōu)化的數(shù)據(jù)轉(zhuǎn)換器IP集成在系統(tǒng)芯片中,滿足應用要求和應對系統(tǒng)芯片的惡劣環(huán)境。
除了選擇IP外,IP物理集成部署不正確會影響系統(tǒng)性能。采用本文中的技術有助于系統(tǒng)地解決IP集成挑戰(zhàn)。除提供高質(zhì)量、可靠耐用的數(shù)據(jù)轉(zhuǎn)換器IP進行系統(tǒng)芯片集成外,Synopsys可在集成過程中提供廣泛的工程支持(包括詳細的集成指南、集成檢查清單和由經(jīng)驗豐富的新思科技應用工程師專門進行集成審核)并簡化系統(tǒng)芯片集成過程,有助確保芯片一次成功。
Synopsys具有超過十五年的數(shù)據(jù)轉(zhuǎn)換IP研發(fā)與應用經(jīng)驗,可提供全面的、經(jīng)硅驗證的200多種DesignWare數(shù)據(jù)轉(zhuǎn)換器IP產(chǎn)品,包括過采樣sigma delta模擬-數(shù)據(jù)轉(zhuǎn)換器、流水線型模擬-數(shù)字轉(zhuǎn)換器、逐次逼近型模擬-數(shù)字轉(zhuǎn)換器(SAR ADC)和電流舵數(shù)字-模擬轉(zhuǎn)換器。DesignWare數(shù)據(jù)轉(zhuǎn)換器IP產(chǎn)品具有非常低的功率損耗,占用面積小,支持從180納米到28納米的制程。
鎖相環(huán)相關文章:鎖相環(huán)原理
評論