<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 使用MATLAB和Simulink算法創(chuàng)建FPGA原型(二)

          使用MATLAB和Simulink算法創(chuàng)建FPGA原型(二)

          作者: 時(shí)間:2013-10-15 來(lái)源:網(wǎng)絡(luò) 收藏
          其設(shè)計(jì)進(jìn)行回歸測(cè)試。這使他們能夠識(shí)別出有待進(jìn)一步分析的潛在問(wèn)題區(qū)域。

            圖11對(duì)比了HDL協(xié)同仿真和FPGA在環(huán)仿真這兩種用于DDC設(shè)計(jì)的驗(yàn)證方法

            盡管HDL協(xié)同仿真速度較慢,但它卻提高了HDL代碼的可見(jiàn)性。因此,它很適合針對(duì)FPGA在環(huán)仿真過(guò)程中發(fā)現(xiàn)的問(wèn)題區(qū)域進(jìn)行更詳細(xì)的分析。

            總結(jié)

            如果工程師遵循本文所述的四種最佳方法,開(kāi)發(fā)將比傳統(tǒng)的手動(dòng)工作流程快出許多,并能使工程師信心倍增。此外,工程師還可以在整個(gè)開(kāi)發(fā)過(guò)程中繼續(xù)優(yōu)化自己的模型,并快速地重新生成有關(guān)FPGA實(shí)現(xiàn)的代碼。與依賴(lài)手工編寫(xiě)HDL的傳統(tǒng)工作流程相比,這種能力可以顯著縮短設(shè)計(jì)迭代的周期。

          fpga相關(guān)文章:fpga是什么


          混頻器相關(guān)文章:混頻器原理

          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: MATLAB Simulink FPGA原型

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();