<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 單電源供電的全差分斬波運放電路

          單電源供電的全差分斬波運放電路

          作者: 時間:2012-10-22 來源:網(wǎng)絡 收藏
          輸出時,K1~K4斷開,K5~K8閉合,C1和C2的電壓值加載到負載電容C3上求和。由于C2上的電壓疊加到負載電容時經(jīng)過了反向,因此放大器的殘余電壓失調能夠有效地抵消。由于解調器采用高阻結點。因此可以使用較小面積的NMOS管開關,減小對輸出極點的影響。

            主運放采用折疊式cascode結構,在Class-D的結構中,由于輸出功率MOSFET大電流的頻繁開啟,產(chǎn)生的電磁干擾(EMI)會在電源上形成很強的紋波,在實際應用中發(fā)現(xiàn)當芯片工作在5V的電源電壓下,EMI引起的電源波動能達到±2V,結構既可以提高運放的電源抑制比和共模抑制比,減弱電源噪聲和共模噪聲的影響,而且避免了鏡像極點,因而對于更大的帶寬仍能表現(xiàn)出穩(wěn)定的特性。

            為了提供更高的增益和電壓輸出擺幅,在fold-cascode后加入共源運放輸出級。采用二級運放后.對運放的頻率穩(wěn)定性進行分析。暫時不考慮開關的影響,可以推斷該電路至少有三個LHP極點,它們分別是miller補償電容引入的主極點Wp1,輸出濾波電容產(chǎn)生的輸出極點Wpout。為第一非主極點,以及folded-cascode(MN1的漏端、MN3的源端)引入的非極點Wp3,三者之間的關系為Wp1

            共模反饋電路由MN7~MN10、MP10-MP12構成,輸入一端接VDD/2的基準電壓,另一端接主運放的共模輸出,共模檢測電路由電阻和電容構成.經(jīng)過誤差放大后調控主運放的偏置電流。

            4 仿真結果及版圖設計

            在SMIC O.35微米N阱工藝下.利用cadence spectre工具對本文所設計的電路進行了仿真分析。其中,各器件的工藝參數(shù)為典型情況,電源電壓5V,輸入信號為幅度10uV,頻率為1KHz的標準正弦波,頻率fch=150K,仿真波形如圖5和圖6所示。

            

          運放的幅頻~相頻特性曲線

            圖5 運放的幅頻~相頻特性曲線

            

          斬波輸出波形

            圖6 斬波輸出波形

            從圖5可以看出,在典型情況下,該運放的主極點在10HZ以內(nèi),相位裕度75度左右.能充分保證運放在各個comer條件下的穩(wěn)定性。從輸fn波形來看,斬波引起的殘余電壓尖峰也有了明顯的改善。表1為運放的開環(huán)仿真結果。

            表1 運放開環(huán)仿真結果

            

          運放開環(huán)仿真結果

          電荷放大器相關文章:電荷放大器原理


          關鍵詞: 單電源 供電 全差分 斬波 運放電路

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();