<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 放大器實(shí)用設(shè)計(jì)案例精華匯總(一)

          放大器實(shí)用設(shè)計(jì)案例精華匯總(一)

          作者: 時(shí)間:2012-09-29 來源:網(wǎng)絡(luò) 收藏
          EXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  由于該電路噪聲主要取決于第一級(jí)。所以選擇第一級(jí)運(yùn)放成為決定噪聲大小的關(guān)鍵。電壓反饋型(VFB)運(yùn)算具有同相和反向輸人端阻抗基本相同(均為高阻),低噪聲,更好的直流特性,增益帶寬積為常數(shù)。反饋電阻的取值自由等特點(diǎn):而電流反饋型(CFB)運(yùn)算則具有同相輸入端為高阻阻,反向輸入端為低阻抗,帶寬不受增益影響,壓擺率更快,反饋電阻的取值有限制等特點(diǎn)。由此看出,CFB放大器適用于那些需要壓擺率快、低失真和可設(shè)置增益而不影響帶寬的電路;而VFB放大器則適用于那些需要低調(diào)電壓、低噪聲的電路。因此選用電壓反饋型運(yùn)放THS4011作為前級(jí)輸入。THS4011是一款高速低噪聲運(yùn)算放大器,其帶寬為290 MHz,壓擺率為310 V/μs,輸入噪聲為

            放大器實(shí)用設(shè)計(jì)案例精華匯總(一)

            4.2 峰值檢波電路

            峰值檢波電路由二極管電路和電壓跟隨器組成。其工作原理:當(dāng)輸入電壓正半周通過時(shí),檢波管 VU2導(dǎo)通,對(duì)電容C1、C2充電,直到到達(dá)峰值。三極管的基極由FPGA控制,產(chǎn)生1Oμs的高電平使電容放電,以減少前一頻率測(cè)量對(duì)后一頻率測(cè)量的影響,提高幅值測(cè)量精度。其中Vu1為常導(dǎo)通,以補(bǔ)償VU2上造成的壓降。適當(dāng)選擇電容值,使得電容放電速度大于充電速度,這樣電容兩端的電壓可保持在最大電壓處,從而實(shí)現(xiàn)峰值檢波。

            放大器實(shí)用設(shè)計(jì)案例精華匯總(一)

            該電路能夠檢測(cè)寬范圍信號(hào)頻率,較低的被測(cè)信號(hào)頻率,檢波紋波較大,但通過增加小電容和大電容并聯(lián)構(gòu)成的電容池可濾除紋波。而后級(jí)隔離,則增加由OPA277構(gòu)成的射極跟隨器,如圖3所示。

            放大器實(shí)用設(shè)計(jì)案例精華匯總(一)

            5 系統(tǒng)軟件設(shè)計(jì)

            5.1 程序部分設(shè)計(jì)

            系統(tǒng)軟件設(shè)計(jì)遵循結(jié)構(gòu)化和層次化原則,由一個(gè)主程序及若干子程序構(gòu)成。主程序通過調(diào)用子程序控制子程序間的時(shí)序,從而使整個(gè)程序正常運(yùn)行。系統(tǒng)軟件設(shè)計(jì)部分由單片機(jī)和FPGA組成。單片機(jī)主要完成讀取鍵值、控制增益和顯示功能。而FPGA則作為總線控制器,管理鍵盤、液晶和A/D轉(zhuǎn)換器與單片機(jī)之間的數(shù)據(jù)交換。以O(shè)uartus II 7.2為設(shè)計(jì)環(huán)境,用Verilog HDL硬件描述語言編程,完成各功能模塊的設(shè)計(jì),并仿真測(cè)試設(shè)計(jì)好的各個(gè)模塊,再將各個(gè)模塊相互連接。程序以按鍵中斷為主線,以各項(xiàng)功能為分支,圖4為程序流程。

            放大器實(shí)用設(shè)計(jì)案例精華匯總(一)

            5.2 FPGA部分設(shè)計(jì)

            FPGA主要完成A/D、D/A轉(zhuǎn)換器的串并轉(zhuǎn)換。采用12位D/A轉(zhuǎn)換器TLV5618,該器件是串行接口,大大節(jié)約系統(tǒng)端口資源,但MCU的P0、 P2端口是并行口,與串行器件的時(shí)序匹配較復(fù)雜,用靜態(tài)口P1端口模擬串行口時(shí)序又會(huì)占用MCU很多處理時(shí)間,影響系統(tǒng)效率。

            為使MCU對(duì)串行器件操作簡(jiǎn)單,把串行時(shí)序在FPGA中用狀態(tài)機(jī)描述,同時(shí)該控制狀態(tài)機(jī)又對(duì)MCU提供P0口、CS、WR的微機(jī)標(biāo)準(zhǔn)時(shí)序接口形式,這樣MCU只需選中相應(yīng)地址,就可寫入所要得到的電壓數(shù)據(jù),狀態(tài)機(jī)會(huì)完成串并轉(zhuǎn)換。

            以串行接口時(shí)序?qū)?shù)據(jù)寫入器件并鎖存,與寫IO端口操

          電子管相關(guān)文章:電子管原理




          關(guān)鍵詞: 放大器 精華匯總

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();