集成運(yùn)放參數(shù)測(cè)試儀設(shè)計(jì)方案
(二)單片機(jī)、FPGA系統(tǒng)板電路:
圖5-2-1 單片機(jī)、FPGA系統(tǒng)圖
SPCE061A單片機(jī)與FPGA為基本系統(tǒng)。數(shù)控部分采用SPCE061A同F(xiàn)PGA相結(jié)合,61單片機(jī)內(nèi)置有32K Flash 存儲(chǔ)和2K的RAM、8通道的10位A/D、10位D/A。我們用VHDL為FPGA編寫(xiě)了一個(gè)的總線(xiàn)控制器擴(kuò)展SPCE061A的I/O端口。
(三)測(cè)量電路
圖5-3-1 測(cè)量電路原理圖
(四)精密整流電路
Vo1=0 (Vi)
Vo1=-Vi (Vi>= 0) (1)
運(yùn)放二構(gòu)成反相加法器,其輸入為Vi和Vo1,所以有
Vo=-Vi-2Vo1 (2)
將其帶入式(1)中有:
Vo1=-Vi (Vi)
Vo1=+Vi (Vi >=0)
圖5-4-1 精密整流電路原理圖
(五)低通濾波電路
我們?cè)谶@里設(shè)計(jì)了個(gè) =30Hz 的有源低通濾波電路。并通過(guò)繼電器控制它的通斷,我們把 設(shè)計(jì)在30HZ主要是保護(hù)5HZ的信號(hào)不被衰減,也可以讓50HZ及以上的干擾信號(hào)進(jìn)行衰減。圖2-2-6這些電路我們都是用Muilisim2001 軟件進(jìn)行嚴(yán)格的仿真及論證。在1~5ZH信號(hào)是960mV ,50Hz的信號(hào)是187mV(輸入的交流信號(hào)在1V)
圖5-5-1 低通濾波原理圖
圖5-5-2 5HZ低通濾波電路仿真圖
六 、系統(tǒng)測(cè)試 測(cè)量環(huán)境 : 24℃
日 期 : 2005年9月10日
測(cè)試儀器 : 電源:WD990
示波器 TDS2012
信號(hào)發(fā)生器 GFG-8255A
數(shù)字萬(wàn)用表 FLUKE175
失真度測(cè)量?jī)x ZQ4126
交流毫伏表 HG2170
PC P41.7G 128M內(nèi)存
仿真器:SPCE061A PROBE;EL EDA 測(cè)試數(shù)據(jù): 表 6-1測(cè)試數(shù)據(jù)
集成運(yùn)算放大器參數(shù)測(cè)試數(shù)據(jù)一覽表 | |||||||
測(cè)試參數(shù) 測(cè)試器件 | 輸入失調(diào)電壓 mV | 輸入失調(diào)電流 nA | 共模抑制比 dB | 開(kāi)環(huán)放大倍數(shù) dB | 單位增益帶寬積 MHz | 上升時(shí)間 us | |
LM741C | 測(cè)試值 | 1.514 | 18.451 | 88 | 92 | 1.154 | 0.265 |
典型值 | 2 | 20 | 90 | 106 | 1.0 | 0.3 | |
最大值 |
相關(guān)推薦技術(shù)專(zhuān)區(qū)
|
評(píng)論