<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 基于FPGA的可編程電壓源系統(tǒng)的設計與實現(xiàn)

          基于FPGA的可編程電壓源系統(tǒng)的設計與實現(xiàn)

          作者: 時間:2011-10-25 來源:網(wǎng)絡 收藏

          1 系統(tǒng)設計

            采用Altera公司Cyclone系列EP1C6Q240C8為控制芯片。通過Altera的IP工具MegaWizard管理器定制LPM_ROM宏功能模塊,用.mif格式文件存放產(chǎn)生電壓的數(shù)據(jù);利用硬件描述語言(HDL)設計分頻電路、地址發(fā)生器或數(shù)據(jù)計數(shù)器等控制電路。地址發(fā)生器對ROM進行數(shù)據(jù)讀取。ROM中各單元的數(shù)據(jù)經(jīng)串/并轉(zhuǎn)換電路,在DAC控制電路的作用下,串行數(shù)據(jù)從高位到低位讀入數(shù)/模轉(zhuǎn)換器中,數(shù)/模轉(zhuǎn)換器出來的模擬電壓信號經(jīng)過運算放大器放大后,得到所需的模擬電壓。系統(tǒng)框圖如圖1所示。

            


            根據(jù)項目需求,定制10 b×32 Word的LPM_ROM??梢援a(chǎn)生32路1 024階可調(diào)的電壓。此外,可以根據(jù)需要定制不同的位寬,不同單元數(shù)的LPM_ROM宏功能模塊,可以產(chǎn)生符合精度要求的多通道電壓。

            2 控制電路設計

            2.1 分頻電路模塊

            開發(fā)板提供的系統(tǒng)時鐘為50 MHz,系統(tǒng)的時鐘信號通過分頻模塊進行分頻,將分頻后的時鐘信號分別提供給控制電路模塊、地址發(fā)生器和并/串轉(zhuǎn)換電路作為時鐘控制信號。該模塊部分VHDL源程序如下:

            

            程序中,duty為控制占空比的參數(shù);count為控制分頻的參數(shù)。通過改變duty和count兩個參數(shù),得到占空比及分頻數(shù)可調(diào)的時鐘信號,極為方便。

            2.2 其他模塊的實現(xiàn)

            其他控制模塊包括地址發(fā)生器、DAC控制電路、并/串轉(zhuǎn)換電路。存儲數(shù)據(jù)中只讀存儲器ROM是通過QuartusII軟件中Mega Wizard Plug-In Manager命令定制元件的。地址發(fā)生器產(chǎn)生地址信號addr_tom和讀使能信號clk_rom,對ROM中的數(shù)據(jù)進行讀取。讀取到的數(shù)據(jù)data為并行數(shù)據(jù),由于采用的是串行數(shù)據(jù)輸入的數(shù)/摸轉(zhuǎn)換器,所以要進行并/串轉(zhuǎn)換。data并行數(shù)據(jù)在load使能信號的作用下,賦植給寄存器data_q,經(jīng)并/串轉(zhuǎn)換電路對data_q進行從高位到低位的并/串轉(zhuǎn)換。在DAC控制電路產(chǎn)生讀數(shù)據(jù)信號clk_dac和片選信號cs_dac的作用下,轉(zhuǎn)換電路的輸出信號從高位到低位串行讀入數(shù)/模轉(zhuǎn)換器DAC中。完整程序如下:

            

          基于FPGA的可編程電壓源系統(tǒng)的設計與實現(xiàn)

            

          基于FPGA的可編程電壓源系統(tǒng)的設計與實現(xiàn)

            2.3 程序仿真

            在QuartusⅡ軟件中,用原理圖的方式把上面兩個程序例化成工程。圖2為例化后的結(jié)果。

            

            ROM中的數(shù)據(jù)采用.mif格式進行存儲。ROM中存儲的數(shù)據(jù)如圖3所示。

            

            對工程進行全編譯,用啟動仿真器對工程進行功能仿真。仿真結(jié)果如圖4所示。從仿真結(jié)果可以看出,din_dac輸出的數(shù)據(jù)與ROM內(nèi)寫入的數(shù)據(jù)完全一致。clk_dac和cs_dac:也完全滿足數(shù)/模轉(zhuǎn)換器所需的控制信號。

            3 數(shù)/模轉(zhuǎn)換器和運算放大器的設計

            采用TI公司的TLC5615和OPA551分別作為數(shù)/模轉(zhuǎn)換器和運算放大器。TLC5615是10位電壓輸出型數(shù)/模轉(zhuǎn)換器,其轉(zhuǎn)換輸出如式(1)所示。

            從式(1)可看出,數(shù)/模轉(zhuǎn)換輸出由參考電壓VREFIN和輸入數(shù)據(jù)Code決定,輸出精度達到1/1 024,因此可以達到很高的調(diào)壓精度。

            兩款元器件均采用DIP封裝形式,可以即插即用,加上價格不高,特別適合用來實驗。數(shù)/模轉(zhuǎn)換器和運算放大器的硬件連接原理圖如圖5所示。OPA采用同相輸入,放大后的輸出電壓值為:

            通過改變R3和R2的值,在輸入不變的條件下便可改變輸出電壓。

            4 實驗結(jié)果

            取Vref=2.16 V,R1=2.5 kΩ,R2=3 kΩ,R3=15 kΩ,V+=30 V。V_=-30 V,ROM中的數(shù)據(jù)如圖6所示。

            實驗只用到ROM的30個單元數(shù)據(jù),即只產(chǎn)生30路電壓。把.sof文件加載到中。實驗結(jié)果在示波器顯示如圖7所示。

            圖7中上邊曲線為放大后的電壓,下面曲線為數(shù)/模轉(zhuǎn)換輸出的電壓。根據(jù)式(1)算出數(shù)/模轉(zhuǎn)換器的輸出電壓最大值Vmax=4.315 V.測得值為4.32 V。根據(jù)式(2)算出Vmax=25.89 V,測得值為26.0 V。圖7中各階輸出電壓均與圖6中數(shù)據(jù)相對應。實際測試結(jié)果與理論計算相吻合。實驗表明,系統(tǒng)的精度高,穩(wěn)定性強。

            5 結(jié) 語

            利用可以方便定制IP核,可重復編程,可在線調(diào)試的諸多優(yōu)點,在改變ROM的地址單元數(shù)及各單元數(shù)據(jù)以及改變分頻模塊的參數(shù),極其方便地產(chǎn)生所需的多路電壓。通過實驗表明,系統(tǒng)產(chǎn)生的電壓穩(wěn)定,精度高,可調(diào)范圍大(0-26V),適合為電子元件或者對多像素的元件提電源。此外,本文給出了完整的程序代碼、原理圖參數(shù),具有一定的工程參考價值。



          關鍵詞: FPGA 可編程 電壓源

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();