<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          關(guān) 閉

          新聞中心

          EEPW首頁 > 安全與國防 > 設計應用 > 基于88E6218的SOHO網(wǎng)絡開發(fā)平臺設計

          基于88E6218的SOHO網(wǎng)絡開發(fā)平臺設計

          ——
          作者: 時間:2007-01-26 來源:《21IC中國電子網(wǎng)》 收藏


          隨著互連網(wǎng)的發(fā)展,pc用戶大量增加,辦公soho(small office,home office)化逐漸成為可能。現(xiàn)在市場上已經(jīng)出現(xiàn)了許多面向soho應用的網(wǎng)絡通信產(chǎn)品。許多芯片制造廠商紛紛推出了自己的面向soh0應用的嵌入式網(wǎng)絡微處理器芯片。美國marvell公司生產(chǎn)的88e6218芯片是其中的一種?;谶@個芯片,可以搭建一個低成本、高性能的soh0網(wǎng)絡開發(fā)平臺。通過在上層移植不同軟件,可以用于不同的soho網(wǎng)絡通信產(chǎn)品,如soho路由器、soho安全網(wǎng)關(guān)、soho交換機等等。本文介紹88e6218芯片的主要特點,給出基于88e6218的scho網(wǎng)絡開發(fā)平臺設計方法。

          本文引用地址:http://www.ex-cimer.com/article/21317.htm

          1 88e6218芯片結(jié)構(gòu)及主要特點

          圖l為芯片內(nèi)部的結(jié)構(gòu)框圖。

          88e6218是美國marvell公司(寬帶通信半導體公司)生產(chǎn)的面向soho應用的一款高性價比的嵌入式網(wǎng)絡微處理器。該處理器具有以下一些主要特點:

          ◆芯片內(nèi)嵌arm9e的cpu核,采用32位risc體系,帶有dsp指令擴展,最高工作頻率可達150 mhz,片內(nèi)有8 kb指令cache、8 kb數(shù)據(jù)cackc和8 kb數(shù)據(jù)ram。

          ◆芯片集成sdram和flash存儲控制器,支持與其他具有存儲器地址映射的外設相連接,包括dsp。

          ◆sdram接口可以是16位(最大尋址深度32 mb)或32位(最大尋址深度64 mb)寬度。flash接口可以是8位、16位或32位,最大尋址深度64 mb。

          ◆芯片有內(nèi)部dma控制器、看門狗定時器、uart串行接口、jtag調(diào)試口以及4個外部片選引腳bootcs、m_cso、m_cs1、m_cs2。

          ◆芯片帶有5個支持ieee802.3的mac(media acccss layer,媒體訪問層)+phy(physical layer,物理層)接口(port0~port4);1個多功能網(wǎng)絡接口(port6)。該接口可配置為rmii(簡化媒體獨立接口)、mii(媒體獨立接口)或sni(業(yè)務接點接口)模式(支持200 mbps全雙工,可直接與交換機或無線局域網(wǎng)互連);1個內(nèi)部雙倍速mii接口(port5,支持200 mbps全雙工,可直接連接交換端口到cpu內(nèi)部的mac)。

          ◆芯片提供基于qos機制的快速以太網(wǎng)交換功能,內(nèi)部采用擁有專利技術(shù)的unimac結(jié)構(gòu),如圖2所示,在88e6218內(nèi)部的cpu與多個快速以太網(wǎng)交換口之間形成高效的網(wǎng)絡接口。

          ◆一款低功耗的cmos芯片,可提供216條引腳的lqfp封裝。

          綜上所述,88e6218內(nèi)部功能強,外設接口豐富,可以提供一個單芯片的s0ho路由器/安全網(wǎng)關(guān)解決方案。

          2 安全平臺硬件設計

          2.1 平臺硬件結(jié)構(gòu)

          圖3是基于88e6218的面向soho應用的網(wǎng)絡開發(fā)平臺硬件結(jié)構(gòu)框圖。

          ①電源電路。輸入5 v。經(jīng)過dc—dc變換,分別給擻處理器提供1.5 v、2.5 v和3.3 v的電壓。

          ②系統(tǒng)時鐘和復位電路。25 mhz有源晶振經(jīng)過倍頻可為平臺提供多種不同的時鐘頻率;采用專門的微處理器監(jiān)控芯片為系統(tǒng)提供穩(wěn)定、可靠的復位信號。

          ③微處理器,即88e6218,是整個開發(fā)平臺的工作和控制中心。

          ④boot flash存儲器,用于存放系統(tǒng)的啟動程序以及其他在系統(tǒng)掉電后需要保存的數(shù)據(jù)。

          ⑤strataflash存儲器,用于存放嵌入式操作系統(tǒng)和各種用戶應用程序。

          ⑥sdram存儲器,是平臺為操作系統(tǒng)和應用程序提供的運行空間,也是程序運行中大量網(wǎng)絡數(shù)據(jù)的緩存空間。

          ⑦網(wǎng)絡端口。4個10/100 mhps速率的rj45接口,為系統(tǒng)提供以太網(wǎng)接入的物理通道;1個wan接口,可配置為電口或光口,本平臺為電口;1個mii接口。

          ⑧rs232串口,可作為系統(tǒng)的console調(diào)試口或用于平臺與其他應用系統(tǒng)的短距離雙向串行通信接口。

          ⑨jtag接口。通過該接口可對系統(tǒng)進行調(diào)試、編程等。

          ⑩系統(tǒng)總線擴展。引出數(shù)據(jù)總線、地址總線和必需的控制總線,便于用戶根據(jù)自身的特定需求,擴展外圍電路。

          2.2 平臺主要硬件單元電路設計

          因力88e6218是一個面向soho應用的網(wǎng)絡微處理器,而且本文設計的開發(fā)平臺主要用于網(wǎng)絡應用,所以下面著重分析較重要的存儲器和網(wǎng)絡接口電路的工作原理和設計方法。

          (1)flash存儲器接口電路

          flash存儲器具有低功耗、大容量、可整片或分扇區(qū)快速燒寫、擦除,掉電后信息不丟失等特點,在各種嵌入式系統(tǒng)中得到廣泛應用。本系統(tǒng)的flash存儲器包括兩部分:一部分是用于存放系統(tǒng)啟動程序的boot flash,其功能包括對平臺硬件的初始化和操作系統(tǒng)的引導等.考慮到啟動程序一般容量不大,這里選用了sst39sf040芯片,單片提供8位數(shù)據(jù)寬度、512 kb存儲空間。88e6218提供4個片選引腳,其中bootcs專門用于boot flash存儲器的片選,直接與sst39sf040的ce相連;sst39sf040地址總線a[0:18]與88e6218的地址總線m_a[0:18]相連;8位數(shù)據(jù)總線d[0:7]與88e6218的低8位數(shù)據(jù)總線m_d[0:7]相連。另一部分是strataflash存儲器,用于存放操作系統(tǒng)和各種應用程序,在大多數(shù)應用系統(tǒng)中,選用1片16位的flash存儲器芯片(單片容量有1 mb、2 mb、4 mb、8 mb等)構(gòu)建16位的flash存儲系統(tǒng)已經(jīng)足夠,因此這里選用了intel的28f320j3芯片,單片提供16位數(shù)據(jù)寬度、4 mb的存儲空間,將88e6218的m_cs2分配用于strataflash存儲器的片選,直接與28f320j3的ce0相連;88e6218輸出使能端oe接28f320j3的oe;寫使能端we接28f320j3的we;將28f320j3模式選擇引腳byte上拉,a0懸空,使28f320j3工作在16位數(shù)據(jù)模式;28f320j3地址總線a[1:21]與88e6218的地址總線m_a[o:20]相連;16位數(shù)據(jù)總線d[0:15]與88e6218的低16位數(shù)據(jù)總線m_d[0:15]相連。具體電路連接如圖4所示。由于考慮到88e6218的帶負載能力,所以把地址、數(shù)據(jù)總線與部分控制信號線通過一級驅(qū)動后再與目標flash存儲器相連。

          (2)sdram接口電路

          與flash存儲器相比較,sdram(synchronous dynamic random access memory,同步動態(tài)隨機存儲器)雖然不具有掉電保持數(shù)據(jù)的特性,但其存取速度大大高于flash存儲器,在系統(tǒng)中主要用作程序的運行空間。本系統(tǒng)中,考慮到88e6218的內(nèi)部存儲控制器支持單片sdram的最大容量為128 mb,所以選用了現(xiàn)代的hy57v281620,它的存儲容量為4組×2m×16位(16mb),工作電壓為單3.3 v±o.3 v,16位數(shù)據(jù)寬度。根據(jù)系統(tǒng)需求,可構(gòu)建16位或32位的sdram存儲器系統(tǒng),但為充分發(fā)揮32位cpu的數(shù)據(jù)處理能力,大多數(shù)系統(tǒng)采用32位的sdram存儲器系統(tǒng)。本系統(tǒng)選用兩片hy57v281620并聯(lián)構(gòu)建32位的sdram存儲器系統(tǒng),共32 mb的sdram空間,可滿足嵌入式操作系統(tǒng)及各種相對較復雜的功能運行要求。圖5為兩片hy57v281620并聯(lián)構(gòu)建32位sdram存儲器系統(tǒng)的框圖,其中一片為高16位,另一片為低16位,將88e6218的m_cs0分配用于 sdram 存儲器的片選, 直接與 2 片hy57v281620hct的cs相連;m_cs1保留,可根據(jù)需要利用它將sdram存儲器容量擴展到64m存儲空間。2片hy57v281620的芯片時鐘輸入端clk接88e6218的m_clk_out端;2片hy57v281620的時鐘使能cke端直接上拉;2片hy57v281620的行地址鎖存ras、列地址鎖存cas、寫使能端we分別接88e6218的ras端、cas端、we端,2片hy57v281620的地址總線a[0:11]接88e6218的地址總線m_a[0:11];2片hy57v281620的組地址選擇bao、ba1,接88e6218的地址總線m_al3、m_a14;高16位hy57v281620芯片的數(shù)據(jù)總線d[0:15]接88e6218數(shù)據(jù)總線的高16位m_d[16:31],數(shù)據(jù)i/o屏蔽引腳udqm、ldqm分別接88e6218的dqm3、dqm2;低16位hy57v281620芯片的d[0:15]接88e6218數(shù)據(jù)總線的低16位m_d[o:l5],數(shù)據(jù)i/o屏蔽引腳udqm、ldqm分別接88e6218的dqm1、dqm0。具體電路連接如圖5所示。

          (3)網(wǎng)絡接口電路

          以太網(wǎng)接口可分為協(xié)議層和物理層.協(xié)議層是由一個叫mac的單一模塊實現(xiàn)的。物理層由兩部分組成,即phy和傳輸器。常見的是把mac和phy集成在一個設備中。 目前常見的以太網(wǎng)接口芯片,如rtl8019、cs8900、dm9008等,其內(nèi)部結(jié)構(gòu)也主要包含這兩部件,由于88e6218內(nèi)部集成了5個mac+phy接口(port0~t4),所以不需另選以太網(wǎng)接口芯片而直接通過選擇合 適的網(wǎng)絡隔離變壓器加上rj45連接器就可在半雙工或劍雙工模式下提供5個10/100mbps的以太網(wǎng)接入通路。其中porrt0口還支持100base-fx,可通過選擇合適的光收發(fā)模塊芯片提供光口接入通道。本平臺選用了ppp的pm4g-100gh器件。它是一個100m四口變壓器芯片,可用于portl~port4口的網(wǎng)絡連接;還選用了一個單口的100m變壓器芯片sf45-1096f,用于porto口的網(wǎng)絡連接。其中portl~port4網(wǎng)口配置為switch(交換墻口)模式,porto網(wǎng)口配置為nic(標準網(wǎng)絡接口卡)模式。此外平臺利用88e6218的port6口提供一個高速的mii接口。該接口可配置為單獨的mii mac模式或miiphy模式,能夠直接與外部具有mii接口的phy模塊或mac模塊互連,具體電路連接如圖6所示。

          2.3 平臺pcb設計

          系統(tǒng)中,88e6218的片內(nèi)工作頻率可達150 mhz,其以太網(wǎng)接口電路的工作速率更高達100 mhz以上,因此,在pcb設計過程中,應該遵循高頻電路設計的基本原則。首先應注意電源的質(zhì)量與分配,其次要注意信號線的分布。

          (1)電源質(zhì)量與分配

          在設計pcb板時,給各個單元電路提供高質(zhì)量的電源,會使系統(tǒng)的穩(wěn)定性大幅度提高。一般應在電源進入印制電路板的位置和靠近各器件的電源引腳處加上幾十到幾百μf的電容,以濾除電源噪聲。還要注意在器件的電源和地之間加上0.1μf左右的電容,用來濾除元器件工作時產(chǎn)生的高頻噪聲。由于系統(tǒng)存在多種不同電源,考慮到雙面pcb板電源供給采用電源總線的方式,受到電路板面積的限制,一般存在較大的直流電阻。所以為了提高系統(tǒng)的穩(wěn)定性,通常采用多層板,并且專門拿出一層作為電源層而不在其上布信號線。由于電源層遍及電路板的全面積,因此直流電阻非常小,可以有效地降低噪聲。

          (2)同類型信號線的分布

          在設計pcb時,對于處理器的輸入輸出信號中的數(shù)據(jù)線、地址線等相同類型的線應該成組、平行分布,并保持它們之間的長短差異不要太大。采用這種方式布線,既可以減少干擾,增加系統(tǒng)的穩(wěn)定性,還可以簡化布線,使pcb板的外形美觀。對一些高頻的并且走線距離相對較長的信號線應考慮添加適當?shù)亩私与娮?,以減少反射干擾。

          3 平臺的開發(fā)現(xiàn)狀及應用前景

          現(xiàn)在平臺已經(jīng)搭建完畢,硬件調(diào)試獲得成功,并且在平臺上順利完成了armbo0t軟件的移植工作。該平臺具有低成本、高性能、通用性好等特點,可以直接用宋進行soho路由器和網(wǎng)關(guān)等多種網(wǎng)絡功能的研究和開發(fā)。還可通過在總線上擴展專用asic芯片,將平臺用于高端網(wǎng)絡安全產(chǎn)品開發(fā)。目前正在將平臺用于soho vpn網(wǎng)關(guān)的低端產(chǎn)品開發(fā)。



          關(guān)鍵詞:

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();