<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于μC/OS-II的VG2以太網(wǎng)和USB接口設計

          基于μC/OS-II的VG2以太網(wǎng)和USB接口設計

          作者: 時間:2013-11-08 來源:網(wǎng)絡 收藏

          1 引言

          近幾年來,隨著計算機網(wǎng)絡技術的快速發(fā)展,TCP/IP協(xié)議已成為應用最廣泛的網(wǎng)絡互聯(lián)協(xié)議。USB(通用串行總線)以靈活、方便、通信穩(wěn)定、成本低廉、即插即用等優(yōu)點已經成為數(shù)據(jù)存儲與交換的通用接口。

          ADChips公司的32位多媒體微處理器VirgineG2(簡稱VG2)具有強大的數(shù)據(jù)、圖像和音頻處理功能,而且能夠直接輸出NTSC/PAL制式模擬信號。VG2只提供了一路32位的I/O接口和兩路串行通訊接口,因此需要對VG2擴展TCP/IP接口和,以實現(xiàn)遠/近程數(shù)據(jù)的交互和大容量數(shù)據(jù)存儲。

          本文采用Realtek公司的RTL8019AS芯片對VG2進行以太網(wǎng)接口擴展,通過TCP/IP協(xié)議規(guī)范及LwIP實現(xiàn)VG2的TCP/IP協(xié)議棧。同時采用Philips公司的ISP1161芯片實現(xiàn)VG2的USB主/從控制接口擴展。

          2 VG2的以太網(wǎng)和USB硬件接口設計

          2.1芯片簡介

          VG2內嵌16/32位(EISCSE3208)多媒體微控制器,內含2路4 KB的Cache、2D圖像加速器,32通道的8/16位音頻處理器以及DAC、DRAM,控制器、DMA、定時器、雙串口等多種外設。還具有8個外部片選信號(PCS0#一PCS7#)和27個中斷源,其中包括8個外部中斷(IRQ0~IRQ7)?;?D的2D圖形加速器支持NTSC/PAL制式電視顯示。

          RTL8019AS是Realtek公司生產的以太網(wǎng)接口控制器,符合NE2000標準,遵循IEEE802.3協(xié)議。支持8位、16位的數(shù)據(jù)總線,有即插即用、跳線和免跳線三種工作方式。RTL8019AS內置16 KB RAM,用作收發(fā)緩沖以降低對主處理器的請求頻率。內部還有遠程DMA通道和本地DMA通道。

          ISP1161是Philips公司生產的通用串行總線(USB)主機控制器(HC)和設備控制器(DC),遵循USB 1.1,支持全速(12 Mbit/s)及低速(1.5 Mbit/s,)兩種數(shù)據(jù)傳輸模式。兩個USB控制器在使用中共用一個微處理器總線接口,但I/O地址不同,并有各自的中斷請求輸出引腳和獨立的DMA通道。ISP1161提供兩個下行端口和一個上行端口.每一個下行端口都有一個過流(OC)檢測輸入引腳及電源開關控制輸出端,上行端口也有自身的VBUS檢測輸入端。另外還提供了單獨的喚醒輸入端和掛起輸出端。HC的下行端口能與USB兼容設備及具有USB上行端口的USB集線器連接。

          2.2 VG2的TCP/IP和設計

          2.2.1硬件設計

          對VG2擴展和以太網(wǎng)接口的硬件原理框圖如圖1所示。




          以太網(wǎng)接口設計中。VG2的PCS6和IRQ6分別作為RTL8019AS的片選信號和中斷信號。RTL8019AS其他引腳連接方式為:JP接高電平,設置RTL8019AS工作在跳線方式下;IOS3~IOS0接低電平,設置其I/O基地址Ox300,這樣RTL8019AS只對地址為0x300~0x31F的信號產生響應;IRQS2~IRQS0接低電平,INT0被選中作為中斷請求的輸出;PL1、PL0接低電平,設置具有自動檢測接口類型的功能。

          當PCS6有效時,VG2為RTL8019AS映射從0x0160 0000開始的1 MB內存,SA8和SA9位為高電平,對應于RTL8019AS的地址線信號為0000 0000 0011 000X XXXX,I/O基址設置為0x300。這樣通過地址的低5位就可以讀取RTL8019AS內部的32個寄存器。對VG2控制映射RTL8019AS內部寄存器地址為0x0160 0000+相應的偏移地址(0x00~Ox1F)。
          2.2.2 USB接口設計

          VG2采用PCS7和IRQ7分別作為ISP1161的片選信號和中斷信號,ISP1161采用I/O通信的方式,其I/O地址如表1所列。


          ISP1161寄存器是一個指令-數(shù)據(jù)雙重結構寄存器。一個完整的寄存器訪問周期首先為指令階段,然后為數(shù)據(jù)階段。指令(也可以理解為寄存器的指針)指向ISP1161的下一個將被訪問的寄存器。一個指令為8位長,在一個微處理器的16位數(shù)據(jù)總線上,指令占用低字節(jié),高字節(jié)被填充為0。微處理器先向指令端口寫入一個指令代碼.然后從數(shù)據(jù)端口讀/寫數(shù)據(jù)字。

          當PCS7有效時,VG2為ISP1161映射從0x1700 0000開始的1 MB內存。ISP1161主機控制器的數(shù)據(jù)和命令地址分別是Ox0170 0000和Ox0170 0002,設備控制器的數(shù)據(jù)和命令地址分別是0x0170 0004和0x0170 0006。
          3軟件設計

          系統(tǒng)的軟件部分通過在VG2中嵌入實時多任務操作系統(tǒng)μC/OS一Ⅱ來實現(xiàn)。在μC/OS一Ⅱ平臺上分別對各個接口進行多任務的控制。

          3.1 μC/OS-Ⅱ移植

          μC/OS一Ⅱ是一個完整、可移植、固化、裁剪的占先式實時多任務內核。如果只保留其最核心的代碼,則可壓縮到3 KB。將μC/OS-Ⅱ移植到VG2微處理器上需改寫與硬件相關的匯編語言。具體改寫內容如下所示:

          (1)改寫OS_CPU.H中部分函數(shù)

          #define OS_TASK_SW() asm("swi 7"),通過軟件中斷指令來實現(xiàn)操作系統(tǒng)的任務切換函數(shù):#defi-neOS_ENTER_CRITICAL()asm("clrl3"),#define OS_EXIT_CRITICAL asm("set 13"),通過對SR狀態(tài)寄存器的中斷控制位設置實現(xiàn)使能或禁止操作系統(tǒng)響應中斷請求;#define OS_STK_GROWTH 1,定義VG2的堆棧由高到低。

          (2)改寫OS_CPU_C.C中部分函數(shù)

          OSTaskStkInit()為任務棧結構的初始化函數(shù)。VG2響應中斷請求信號后,將當前寄存器值按先入后出的順序壓入堆棧。

          OSTaskStkInit()按照壓入堆棧順序對各任務棧初始化。

          tcp/ip相關文章:tcp/ip是什么



          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();