基于SOPC的觸控屏控制器IP核設(shè)計與實(shí)現(xiàn)
1)Avalon從端口仿真與測試
由圖2可知,從端口一位地址對應(yīng)一位數(shù)據(jù)。當(dāng)寫信號有效時,將數(shù)據(jù)寫入相應(yīng)的寄存器;當(dāng)讀信號有效時,對應(yīng)寄存器地址將數(shù)據(jù)輸出。通過從端口數(shù)據(jù)寫入來控制LCD模塊,控制LCD讀取圖像的首地址和讀取數(shù)據(jù)的長度。
2)Avalon主端口仿真與測試
Avalon模塊的作用是響應(yīng)Avalon主端口的讀請求,并將FIFO中的相應(yīng)數(shù)據(jù)輸出給Avalon主端口。通過讀信號和相應(yīng)地址主端口,不斷地從FIFO中讀取圖像數(shù)據(jù),并按照LCD時序?qū)D像數(shù)據(jù)輸送給LCD。圖3為Avalon主端口從顯存中讀取數(shù)據(jù)時的仿真波形圖。
3)LCD圖像顯示模塊測試
LCD顯示模塊是將從FIFO中讀出的圖像數(shù)據(jù)在觸控屏上顯示出來。從圖4可以看出,當(dāng)DEN有效時,將像素數(shù)據(jù)分為R、G、B傳送給LCD,HCount和VCount為行計數(shù)器和場計數(shù)器,隨著LCD時鐘將各個像素點(diǎn)傳送給觸控屏。
4 基于SOPC觸控屏系統(tǒng)硬件設(shè)計
基于SOPC觸控屏系統(tǒng)硬件設(shè)計如圖5所示,其中,SDRAM控制器實(shí)現(xiàn)處理器和SDRAM之間的數(shù)據(jù)存取,包括SDRAM存儲程序和字符、圖形以及顏色等數(shù)據(jù):JTAG UART實(shí)現(xiàn)PC和開發(fā)板通信,主要用于調(diào)試,從鍵盤輸入相應(yīng)數(shù)據(jù),然后通過NiosⅡ軟件調(diào)試處理器,將數(shù)據(jù)通過LCD接口傳輸?shù)接|控屏上顯示出來。
開發(fā)板采用大連宇華公司的H3C40-V6開發(fā)板。板上的FPGA芯片為EP3C40F484C6,觸控屏為4.3英寸彩色數(shù)字TFT—LCD觸控屏,分辨率800×484,可以顯示文字、彩圖等。板上自帶觸控屏顯示驅(qū)動器。
評論