數字秒表電路設計
555時鐘電路可以構成多諧振蕩器,真值表如下:
RST | THR | TRI | OUT | TD |
0 | X | X | 0 | 導通 |
1 | >23VCC | >13VCC | 0 | 導通 |
1 | 23VCC | >13VCC | 不變 | 不變 |
1 | 23VCC | 13VCC | 1 | 截止 |
1 | >23VCC | 13VCC | 1 | 截止 |
注明:6腳為THR,觸發(fā)器輸入端,低電平有效。
2腳為TRI,閥值輸入端,高電平有效。4腳為RST,總復位端,低電平有效。
7腳為DIS,放電端。5腳為CON,控制端。1腳接地,8腳接電源。
3腳為輸出端。TD為內部三極管。
三、電路圖
四、驗證功能
1、555振蕩器輸出波形與秒計數單元邏輯功能輸出波形:
五、總結報告
(1)本電路采用555定時器及電阻、電容組成多諧振蕩器為74LS160提供時鐘信號。
(2)由74LS00兩個與非門組成RS觸發(fā)器,以及兩個74LS00、C3、R17組成單穩(wěn)態(tài)電路。
(3)利用74LS160作為十分頻和加法計數,而U3、U4通過一個與非門進行級聯。
(4)用兩個7447作為譯碼驅動加到了數碼管。
通過這次設計,使我加深了對數字電路的理解與應用,鞏固了課本上所學的知識,真正實現了學以致用的目的。
評論