<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于51單片機和FPGA的頻率特性測試儀的設(shè)計

          基于51單片機和FPGA的頻率特性測試儀的設(shè)計

          作者: 時間:2011-12-09 來源:網(wǎng)絡(luò) 收藏

          1 引言
          頻率特性是網(wǎng)絡(luò)的性能最直觀反映。是測量網(wǎng)絡(luò)的幅頻特性和相頻特性,并顯示相應(yīng)曲線的一種快速、方便、動態(tài)、直觀的測量儀器,可廣泛應(yīng)用于電子工程領(lǐng)域。
          該測試儀以掃頻外差為基本原理,并以單片機和FPGA構(gòu)成的最小系統(tǒng)為控制核心,很好地完成對有源雙T網(wǎng)絡(luò)進行頻率在100 Hz~100 kHz范圍內(nèi)的幅頻響應(yīng)和相頻響應(yīng)特性的測試,并實現(xiàn)在通用數(shù)字示波器上同時顯示幅頻和相頻響應(yīng)特性曲線。

          2 系統(tǒng)設(shè)計方案
          2.1 總體方案
          該設(shè)計采用單片機和FPGA結(jié)合的方式。將輸出頻率可步進的正弦信號的掃描信號源作為被測網(wǎng)絡(luò)的輸入信號Vi,則被測網(wǎng)絡(luò)的輸出信號Vo為頻率可步進的信號。通過測量各頻率點的幅度就可得到Vo和Vi的有效值,兩者之比就是該點的幅度頻率響應(yīng);對Vo和Vi進行過零比較、整形,再送到FPGA測量相位差。 Vi的上升沿啟動計數(shù),Vo的上升沿停止計數(shù),所得時間值與信號周期之比,就是該點的相位頻率響應(yīng)。此方案采用FPGA測量相位差,而且便于制作DDS掃描信號源。
          2.2 掃頻信號源設(shè)計方案
          該設(shè)計采用直接數(shù)字合成(DDS)信號源。DDS信號源是由數(shù)字量控制的頻率源,如圖 1所示,其具體實現(xiàn)過程是:將輸出波形一個完整周期的幅度值按相位步進順序量化存儲于雙端口RAM中,按一定的地址間隔讀出,經(jīng)D/A轉(zhuǎn)換成模擬信號,再經(jīng)低通濾波器濾去D/A轉(zhuǎn)換帶來的小臺階和數(shù)字電路產(chǎn)生的毛刺,即可獲得高精度、高純度的正弦信號。理論上只要累加器的位數(shù)足夠多,便可實現(xiàn)任意小的頻率步進,且頻率分辨率很高,十分接近于連續(xù)變化。通過預(yù)設(shè)相位累加器初值可很方便地實現(xiàn)精密相位調(diào)節(jié)。

          2.3 幅度測量模塊的方案
          該模塊采用集成真有效值變換器件。測量被測信號的真有效值,然后將其換算為幅值。即可實現(xiàn)對正弦波的幅值測量。該方案硬件、軟件都很簡單,而且精度高,效果理想。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: 51單片機 頻率特性測試儀

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();