LED顯示屏數(shù)據(jù)處理技術(shù)介紹
LED數(shù)據(jù)處理設(shè)計(jì)中,數(shù)據(jù)的存儲(chǔ)有兩種組織方式(圖1):①組合像素法(Packed Pixel Method):即畫(huà)面上每個(gè)像素的所有位均集中存放在單個(gè)存儲(chǔ)體中;②位平面法(Bit Plane Method):即像素的每一位各自存放在不同的存儲(chǔ)體中。由于使用了多個(gè)存儲(chǔ)體,它們可以一次同時(shí)讀出更多的像素信息。從兩種存儲(chǔ)結(jié)構(gòu)來(lái)分析,利用位平面結(jié)構(gòu)有利于提高LED屏的顯示效果。
本文引用地址:http://www.ex-cimer.com/article/221999.htm圖1 數(shù)據(jù)存儲(chǔ)的兩種方式
整個(gè)LED顯示屏顯示控制電路結(jié)構(gòu)框圖如圖2所示。其中,數(shù)據(jù)重構(gòu)電路完成RGB數(shù)據(jù)的轉(zhuǎn)換,將不同像素的同權(quán)位組合在一起,然后存放在相鄰的單元中,從而以位的形式完成整個(gè)數(shù)據(jù)的重新組合。
圖2 顯示控制電路
數(shù)據(jù)重構(gòu)電路主要由四大部分組成:8位數(shù)據(jù)并行傳送電路;8位并-串轉(zhuǎn)換電路;8位數(shù)據(jù)鎖存電路;8位加1計(jì)數(shù)器。R/G/B各8位數(shù)據(jù)由經(jīng)同步處理后的像素點(diǎn)頻打入并行鎖存器,8位加1計(jì)數(shù)器輸出進(jìn)位脈沖LD,將8位數(shù)據(jù)同時(shí)鎖存到8位并-串轉(zhuǎn)換電路,由時(shí)鐘控制電路完成并-串轉(zhuǎn)換電路時(shí)鐘的控制。數(shù)據(jù)經(jīng)過(guò)重構(gòu)后,一個(gè)存儲(chǔ)體中不再是一個(gè)像素值,而是不同像素值的同權(quán)位。將所有的同權(quán)位存放在一起,從而構(gòu)成以位為單位的位平面存儲(chǔ)結(jié)構(gòu)。在讀出時(shí)必須按相反的規(guī)則取出各像素的相鄰權(quán)值。
圖3 數(shù)據(jù)重構(gòu)電路
讀寫(xiě)地址發(fā)生器必須滿足嚴(yán)格的時(shí)序。對(duì)同一存儲(chǔ)芯片來(lái)說(shuō),可將其分為N片(一個(gè)像素值用N位表示),每片表示一個(gè)位平面,像素經(jīng)過(guò)轉(zhuǎn)換向同一存儲(chǔ)器寫(xiě)入時(shí),首先寫(xiě)0位,再寫(xiě)1位,最后寫(xiě)N位。對(duì)于8Col×Row點(diǎn)陣的顯示屏,每個(gè)位平面存有8Col×Row位。存儲(chǔ)器內(nèi)部組織取決于驅(qū)動(dòng)屏體上像素管的邏輯連線關(guān)系。根據(jù)存儲(chǔ)器組織,讀地址發(fā)生器由列驅(qū)動(dòng)行,再由行驅(qū)動(dòng)位;寫(xiě)地址發(fā)生器則采用由位驅(qū)動(dòng)列、列驅(qū)動(dòng)行的方式,從而可以保證讀寫(xiě)同步性,正確地同步顯示原始圖像信。
圖4 地址發(fā)生器
評(píng)論