美國(guó)國(guó)家半導(dǎo)體推出業(yè)內(nèi)首款 18 位的 LVDS 串聯(lián)/解串器
美國(guó)國(guó)家半導(dǎo)體個(gè)人電腦及網(wǎng)絡(luò)產(chǎn)品部市場(chǎng)營(yíng)銷經(jīng)理 Dave Lewis 表示:「廠商客戶紛紛要求我們?yōu)閺V受歡迎的 16 位串聯(lián)/解串器多加兩位帶寬,以便傳送重要的控制信號(hào)。其他廠商的串聯(lián)/解串器結(jié)構(gòu)便無法滿足他們這個(gè)要求。我們的 LVDS 串聯(lián)/解串器結(jié)構(gòu)具有高度的靈活性,可以讓我們輕易將 16 位擴(kuò)大至 18 位。部分系統(tǒng)設(shè)計(jì)工程師不想在串聯(lián)/解串鏈路的一端或兩端進(jìn)行額外的數(shù)據(jù)處理。對(duì)于正在設(shè)計(jì)這類應(yīng)用方案的工程師來說,美國(guó)國(guó)家半導(dǎo)體新推出的 DS92LV18 芯片是一個(gè)理想的解決方案?!?/P>
對(duì)系統(tǒng)設(shè)計(jì)工程師來說,帶寬加大兩位有很重要的作用。雖然一般來說數(shù)據(jù)總線都以傳送字節(jié)數(shù)據(jù)為主 (例如 8 或 16 位寬),但許多總線也需要同時(shí)傳送其他非數(shù)據(jù)性的信息如控制、奇偶、幀、狀態(tài)等。一向以來,若要傳送這種非數(shù)據(jù)性的信息,便必須加設(shè)另一并行的串聯(lián)/解串器鏈路 (但這樣會(huì)增加互連成本一倍),或?qū)⒍鄠€(gè)控制字或信息包插入串行數(shù)據(jù)流內(nèi) (但提供緩沖及多個(gè)時(shí)鐘會(huì)令設(shè)計(jì)變得更加復(fù)雜)。這兩個(gè)方法不但令系統(tǒng)的設(shè)計(jì)變得更為復(fù)雜,而且也會(huì)增加系統(tǒng)成本,以及需要更多設(shè)計(jì)時(shí)間。美國(guó)國(guó)家半導(dǎo)體推出這款 DS92LV18 的 18 位串聯(lián)/解串器之后,系統(tǒng)設(shè)計(jì)工程師只要采用這款芯片便能以現(xiàn)有的系統(tǒng)數(shù)據(jù)總線時(shí)鐘頻率將額外的信息與數(shù)據(jù)串聯(lián)一起。這個(gè)設(shè)計(jì)比以往的解決方案優(yōu)勝,因?yàn)橐酝慕鉀Q方案沒有這個(gè)功能,于是必須負(fù)擔(dān)額外的工作以及面對(duì)其他棘手的問題。
系統(tǒng)設(shè)計(jì)工程師可以充分利用 DS92LV18 芯片的優(yōu)點(diǎn),其中包括:
降低系統(tǒng)成本、精簡(jiǎn)系統(tǒng)設(shè)計(jì)
無需利用信息包便可輕易而快捷地傳送“非數(shù)據(jù)性"的信息,也無需提高并行總線時(shí)脈或另外加添其他元件
接收器可以隨意鎖定,無需訓(xùn)練模式或特殊字元
“即插即用"同步操作能力
帶電插接時(shí)無需系統(tǒng)干預(yù)
可與低成本的時(shí)鐘源兼容
設(shè)計(jì)靈活、容易使用
15-66 MHz 的廣闊帶寬范圍,可支持 0.270-1.188 Gbps 的有效載荷
計(jì)時(shí)要求比其他串聯(lián)/解串器更寬松
可支持各自獨(dú)立的傳送及接收通道
容許上游及下游數(shù)據(jù)分別以不同速率傳送
發(fā)送器及/或接收器空閑或停用時(shí),可以將電源關(guān)閉
可支持線路及局域環(huán)回測(cè)試模式
容易設(shè)計(jì)及電磁干擾較少的 LVDS 串行輸入/輸出
供貨情況、封裝及價(jià)格
DS92LV18 芯片采用 80 管腳 PQFP 封裝,采購(gòu)以 1,000 顆為單位,每顆售 9.95 美元,已有現(xiàn)貨供應(yīng)。美國(guó)國(guó)家半導(dǎo)體同時(shí)提供這款 DS92LV18 芯片的設(shè)計(jì)手冊(cè)及評(píng)價(jià)電路板,以便系統(tǒng)設(shè)計(jì)工程師可以輕易將這款芯片融入設(shè)計(jì)之中,也方便產(chǎn)品取得有關(guān)的認(rèn)證資格。如欲查閱進(jìn)一步的資料及產(chǎn)品介紹單張,可瀏覽http://lvds.national.com。
評(píng)論