<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FPGA“獨(dú)孤求敗”? 架構(gòu)創(chuàng)新與工藝提升并行

          FPGA“獨(dú)孤求敗”? 架構(gòu)創(chuàng)新與工藝提升并行

          作者: 時(shí)間:2013-08-11 來源:網(wǎng)絡(luò) 收藏

          走在工藝領(lǐng)先前列的有些“獨(dú)孤求敗”的感覺:集成度的大幅躍升,功能模塊如DSP、收發(fā)器的更上臺(tái)階,通過集成ARM核來拓展未曾染指的嵌入式市場(chǎng),加快替代ASIC/ASSP之勢(shì)不減,似乎已經(jīng)“笑傲江湖”。但此終究非彼,仍存在難以逾越的“關(guān)卡”如功耗、器件利用率等。如今,賽靈思宣布在20nm工藝節(jié)點(diǎn)發(fā)布第一個(gè)ASIC級(jí)可編程架構(gòu)UltraScale,以前FPGA對(duì)ASIC的侵襲之勢(shì)不減,這次為何“化干戈為玉帛”走向融合?

          ASIC級(jí)勢(shì)在必行

          大量總線布置以及系統(tǒng)功耗管理方面的挑戰(zhàn)與日俱增,要從根本上提高通信、時(shí)鐘、關(guān)鍵路徑以及互聯(lián)性能。

          隨著需要極高數(shù)據(jù)速率的400G OTN、LTE/LTE-A、4K2K和8K視頻處理以及數(shù)字陣列雷達(dá)等新生代系統(tǒng)的不斷涌現(xiàn),F(xiàn)PGA中大量總線布置以及系統(tǒng)功耗管理方面的挑戰(zhàn)與日俱增,單靠FPGA的傳統(tǒng)“做法”已然心力不逮。

          賽靈思全球高級(jí)副總裁湯立人說,解決上述挑戰(zhàn)并非僅是改善單個(gè)器件性能或增加模塊數(shù)量這么簡(jiǎn)單,而是要從根本上提高通信、時(shí)鐘、關(guān)鍵路徑以及互聯(lián)性能,才可滿足高性能應(yīng)用如海量數(shù)據(jù)流和智能數(shù)據(jù)包、DSP和圖像處理等方面的要求,這需要架構(gòu)和工藝的雙重創(chuàng)新來應(yīng)對(duì)。而借助ASIC源于“他山之石可以攻玉”的想法,賽靈思最新開發(fā)的UltraScale架構(gòu)實(shí)現(xiàn)了在完全可編程架構(gòu)中應(yīng)用尖端的ASIC技術(shù),從而讓產(chǎn)品在功耗等性能方面拉近和ASIC產(chǎn)品的距離,而這是此前FPGA產(chǎn)品進(jìn)入原有ASIC市場(chǎng)的最大障礙。

          借助于臺(tái)積電的20nm工藝,也讓賽靈思的FPGA有了“立錐之地”。湯立人提到,最新開發(fā)的UltraScale架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同時(shí)還能從單芯片擴(kuò)展到3D IC?!爱?dāng)客戶采用UltraScale架構(gòu)的FPGA,并通過Vivado設(shè)計(jì)套件進(jìn)行協(xié)同優(yōu)化后,其產(chǎn)品將比對(duì)手提前一年實(shí)現(xiàn)1.5倍至2倍的系統(tǒng)級(jí)性能和可編程集成,將進(jìn)一步加快替代ASIC/ASSP?!?湯立人指出。

          基于UltraScale架構(gòu)的產(chǎn)品首先推出的是Artix和Virtex系列,與之配合的Vivado設(shè)計(jì)套件早期試用版也已推出,同時(shí)UltraScale架構(gòu)也將用于下一代的Zynq系列并將擴(kuò)展到16nm工藝的產(chǎn)品。

          優(yōu)化方案破解瓶頸

          在布線、時(shí)鐘歪斜、關(guān)鍵路徑和功耗方面,采用各種優(yōu)化手段,實(shí)現(xiàn)ASIC級(jí)的FPGA。

          將ASIC融合到FPGA中并不是輕而易舉的事,要?jiǎng)?chuàng)建邏輯、運(yùn)行驗(yàn)證、設(shè)計(jì)分區(qū)等,賽靈思通過各種優(yōu)化手段來“各個(gè)擊破”。

          在布線方面,湯立人透露,雖然在28nm工藝下FPGA產(chǎn)品可達(dá)到數(shù)十萬甚至上百萬的邏輯單元,但因?yàn)槠毡榇嬖诘臄?shù)據(jù)擁塞等問題,實(shí)際的器件利用率只能達(dá)到70%~80%。在最新的UltraScale架構(gòu)中,賽靈思采用了一種更智能的布線方式,引入類似高速公路設(shè)計(jì)中的快速通道理念,通過對(duì)整體邏輯單元的更合理布局形成一些快速通道,減少了對(duì)很多作為中間布線通道的邏輯單元的浪費(fèi),從而讓更多的邏輯單元能夠發(fā)揮更重要的系統(tǒng)功能的作用?!敖?jīng)這種布線優(yōu)化后,器件利用率可達(dá)到90%,且不降低性能或增加系統(tǒng)時(shí)延?!睖⑷酥赋?。

          而時(shí)鐘歪斜問題在系統(tǒng)需要512位到2048位寬度的總線時(shí)越發(fā)凸顯。而UltraScale架構(gòu)采用類似ASIC時(shí)鐘功能,幾乎可將時(shí)鐘布置到芯片的任何地方,不但消除了放置方面的眾多限制,還能夠在系統(tǒng)設(shè)計(jì)中實(shí)現(xiàn)大量獨(dú)立的高性能低歪斜時(shí)鐘資源,使系統(tǒng)級(jí)時(shí)鐘歪斜大幅降低達(dá)50%,而這正是新一代應(yīng)用的關(guān)鍵要求之一。


          上一頁 1 2 下一頁

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();