<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 可控與靈活性軟件解FPGA測試之憂

          可控與靈活性軟件解FPGA測試之憂

          作者: 時間:2012-08-21 來源:網(wǎng)絡(luò) 收藏

          隨著FPGA接口的速度提高,高速接口的測試、PCB板級的測試、EMI/EMC的測試等,這些測試的難度會越來越突出。

          目前FPGA所需的嵌入式邏輯分析工具一般由FPGA廠家自行提供,但無法滿足通用性要求;而外部測試工具除提供更好的通用性外,也可以把FPGA內(nèi)部信號與實(shí)際電路聯(lián)合起來觀察系統(tǒng)真實(shí)運(yùn)行的情況。我們希望在這方面可以突破傳統(tǒng),有所創(chuàng)新,給客戶更大的自由度。

          在FPGA的測試中,高速信號的信號完整性和時鐘抖動分析是一項(xiàng)挑戰(zhàn)。目前我們的IO還沒有增加高速serdes接口,但是在我們未來的產(chǎn)品上會增加serdes和IO接口的特性,使測試變得更加容易。

          為實(shí)現(xiàn)FPGA的自動化測試還需要提高軟件性和性,可以使設(shè)計人員、測試人員沒有太多的顧慮。目前我們用debugware來實(shí)現(xiàn)芯片內(nèi)部信號的探測,相對其他廠商的工具,debugware會更加貼近工程師的習(xí)慣,操作更加簡單。



          關(guān)鍵詞: 可控 靈活 FPGA測試

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();