賽靈思KC705評(píng)估套件功耗優(yōu)勢(shì)演示
賽靈思通過(guò)各種措施減少動(dòng)態(tài)、靜態(tài)以及I/O接口的功耗,同時(shí)從設(shè)計(jì)流程上對(duì)ISE設(shè)計(jì)套件進(jìn)行優(yōu)化,從而實(shí)現(xiàn)了在28nm工藝節(jié)點(diǎn)前所未有的功耗降低。
靈活混合信號(hào) (AMS) 評(píng)估卡支持兩種模擬信號(hào)源提供方法。在本演示中,AMS 評(píng)估卡連接至 Kintex-7 FPGA KC705 基礎(chǔ)板,通過(guò) 4 個(gè)獨(dú)立的 BNC 接插件提供信號(hào),而 BNC 接插件則連接至傳統(tǒng)的模擬功能生成器或其它模擬硬件上。第二種方法則采用板載數(shù)模轉(zhuǎn)換器 (DAC) 來(lái)輸出模擬信號(hào)。兩種信號(hào)都能通過(guò) 20 引腳接插件線纜進(jìn)行多路復(fù)用和緩沖,然后再路由至 FPGA 上的 XADC 輸入端。
評(píng)論