<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于CPLD的片內環(huán)形振蕩器的設計方案

          基于CPLD的片內環(huán)形振蕩器的設計方案

          作者: 時間:2010-11-30 來源:網(wǎng)絡 收藏

            表1列出了以EPM7128LC84-15為目標芯片、采用Tektronic TDS2012示波器對用不同門數(shù)實現(xiàn)的片內振蕩器的測試數(shù)據(jù)。F1和F2分別表示片內振蕩器輸出和二分頻輸出的測量數(shù)據(jù)。圖4給出了測量數(shù)據(jù)的曲線。

            表1數(shù)據(jù)表明,通過增加門電路的數(shù)量可以有規(guī)律地減小振蕩電路的工作頻率,由每個邏輯單元實現(xiàn)的門電路單元延時tpd在7.5~10ns之間。

            本文介紹的基于的片內振蕩器設計方法,在改變該振蕩器電路中門電路數(shù)量時,可以有規(guī)律地將振蕩頻率控制在8MHz~62MHz范圍內。振蕩器的片內設計使基于的片上系統(tǒng)()設計無需外接時鐘信號源,加大了系統(tǒng)的集成度并降低了設計成本。本方法有很大的通用性,可以方便地在不同芯片間移植。仿真和測試數(shù)據(jù)表明該設計方法具有正確性和可行性。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();