<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的仿真系統(tǒng)數據采集控制器IP核設計

          基于FPGA的仿真系統(tǒng)數據采集控制器IP核設計

          作者: 時間:2010-09-02 來源:網絡 收藏

            3 系統(tǒng)實現

            本IP 核功能邏輯的設計基于其任務邏輯定制的基本功能和技術指標。本設計的任務邏輯主要完成對模擬前端模擬設備發(fā)送指令以及采集前端模擬設備狀態(tài)量數據。其功能邏輯也基于發(fā)送指令和接收數據兩個數據流來設計,如圖4所示。

          基于FPGA的仿真系統(tǒng)數據采集控制器IP核設計

            為避免高速、高頻系統(tǒng)時序中常存在的競爭、毛刺危險以及建立與保持時間相抵觸等問題,本采用同步設計的方案。同時,為解決實際中仍會經常出現系統(tǒng)產生毛刺和時鐘偏斜等問題。本中擬將時鐘控制改為觸發(fā)器輸入允許,將時鐘選擇改為獨立的時鐘分析[7]。

            為加快本設計的運行速度及處理效率,本的設計以功能邏輯處理機制為基礎,分別對發(fā)送流程和接收流程設計狀態(tài)機并實現[8]。

            在發(fā)送流程的狀態(tài)轉換過程中,共有6個狀態(tài),如圖5所示。IP核的控制邏輯判斷來自主機的發(fā)送數據命令后,首先檢查其各功能模塊的準備情況,如果準備好,即開始發(fā)送數據,從寄存器單元中取出待發(fā)送數據并送至網絡通信模塊,由其發(fā)送至前端模擬設備。在此過程中,不斷檢測發(fā)送完成標志位DataEND,如果該標志位變?yōu)橛行t表示發(fā)送成功,將此信息反饋給主機并進入下一工作周期等待狀態(tài);如果超時該標志位仍未變化,則反饋回主機發(fā)送失敗的信息,并請求重發(fā)。

          基于FPGA的仿真系統(tǒng)數據采集控制器IP核設計

            相應地,如圖6所示,接收流程的狀態(tài)轉換過程有7個狀態(tài)。其工作大致與發(fā)送流程相同,只是接收數據從寄存器單元讀出后,要先經過數據模式的轉換后,再發(fā)送給主機使用。

          基于FPGA的仿真系統(tǒng)數據采集控制器IP核設計



          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();