基于Xilinx FPGA的千兆以太網(wǎng)控制器的開發(fā)
6)GMII模塊
GMII模塊的接收信號一般都是直接連到PHY芯片上,負(fù)責(zé)和PHY芯片的數(shù)據(jù)交互,其信號和PHY芯片的接口是一一對應(yīng)的,如表10-15所列。
表10-15 GMII模塊接口信號列表
配置完成后,可在工程管理區(qū)選中GEMAC核,在過程管理區(qū),點(diǎn)擊“View HDL Instantiation Template”命令,查看其例化代碼,它在代碼中的例化方法和一般IP Core的方法是一樣的。
10.5 本章小結(jié)
高速串行傳輸技術(shù)是FPGA未來的三大應(yīng)用領(lǐng)域之一,本章主要介紹了Xilinx公司的Rocket I/O解決方案。首先給出高速傳輸?shù)谋尘?,指出串行方式是吉比特以及更高速率鏈路的必然選擇。其次,給出了吉比特串行傳輸?shù)耐ㄓ眉軜?gòu),為后文做好鋪墊。接著重點(diǎn)介紹了Xilinx公司Rocket I/O的系統(tǒng)組成、相關(guān)協(xié)議、時(shí)鐘設(shè)計(jì)方案、開發(fā)要素以及Rocket I/O的使用方法。最后說明了千兆以太網(wǎng)MAC控制器IP Core的使用方法。讀者需要注意的是Rocket I/O是Xilinx高端FPGA中的內(nèi)嵌組件,和DCM、硬核乘法器、塊RAM等的使用方法是一樣的,可通過IP Core調(diào)用。高速傳輸是一種新技術(shù),開發(fā)難度較大,本章只是介紹了其中的主要核心部分和基本原理,還需要讀者閱讀大量的文獻(xiàn)和實(shí)際操作才能熟練開發(fā)相關(guān)系統(tǒng)。
評論