<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 在Virtex-5 FPGA芯片中使用CRC硬模塊

          在Virtex-5 FPGA芯片中使用CRC硬模塊

          作者: 時(shí)間:2010-07-01 來(lái)源:網(wǎng)絡(luò) 收藏

            所收數(shù)據(jù)包的有效性用剩余法來(lái)確定。對(duì)于本例中的32多項(xiàng)式來(lái)說(shuō),剩余值的計(jì)算結(jié)果將是十六進(jìn)制的1CDF4421,這其實(shí)就是 C704DDB7的位反演和字節(jié)反轉(zhuǎn)值。字節(jié)反轉(zhuǎn)和位反演的概念如圖4所示。

          字節(jié)反轉(zhuǎn)和位反演

            圖5所示為正常運(yùn)算的波形

          正常CRC運(yùn)算的波形

            我們還提供一個(gè)LogiCORETM 向?qū)В渲袨?-5 器件中的CRC硬模塊提供一個(gè)LocalLink封裝。其內(nèi)核還提供了一個(gè)說(shuō)明如何使用 CRC 硬模塊的設(shè)計(jì)實(shí)例。此外,內(nèi)核提供了各種選項(xiàng),如流水線處理、補(bǔ)數(shù)計(jì)算和轉(zhuǎn)置。

            結(jié)論

             中的CRC模塊使設(shè)計(jì)人員能夠輕松地將檢錯(cuò)機(jī)制加入到各種設(shè)計(jì)中??梢杂肅ORE GeneratorTM軟件中提供的CRC Wizard IP加入符合不同協(xié)議(如 Aurora 和 PCI Express)的檢錯(cuò)功能。


          上一頁(yè) 1 2 3 4 下一頁(yè)

          關(guān)鍵詞: FPGA Virtex Xilinx CRC

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();