<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于CPCI體系的高性能監(jiān)測(cè)測(cè)向處理平臺(tái)研究

          基于CPCI體系的高性能監(jiān)測(cè)測(cè)向處理平臺(tái)研究

          作者: 時(shí)間:2010-06-21 來(lái)源:網(wǎng)絡(luò) 收藏

            高速ADC是大功耗器件,通常更高的采樣率將消耗更多的功耗。在使用多ADC多通道的系統(tǒng)中,耗散問題則更為嚴(yán)重。Linear推出低功耗14 bit、125MS/s ADC LTC2261,該器件功耗127 mW,用1.8 V低壓模擬電源工作,提供73.4 dB的信噪比和85 dB的無(wú)寄生動(dòng)態(tài)范圍。0.17 ps RMS的超低孔徑抖動(dòng)允許其以卓越噪聲性能進(jìn)行中頻欠采樣。創(chuàng)新性數(shù)字輸出可以設(shè)置為全速率CMOS、雙數(shù)據(jù)速率CMOS或雙數(shù)據(jù)速率LVDS。雙數(shù)據(jù)速率數(shù)字輸出允許數(shù)據(jù)在時(shí)鐘的上升沿和下降沿發(fā)送,從而將所需數(shù)據(jù)線數(shù)量減少了一半。另外,對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎設(shè)計(jì)時(shí)鐘電路,就LTC2261和LTC其他高速14 bit系列ADC所表現(xiàn)出的性能看,在高速采樣時(shí),0.5 ps的抖動(dòng)就可對(duì)SNR產(chǎn)生明顯影響。由公式(1)可以看出,采樣速率越高、轉(zhuǎn)換位數(shù)越多,對(duì)A/D采樣時(shí)鐘的抖動(dòng)指標(biāo)要求就越高。

          基于CPCI體系的高性能監(jiān)測(cè)測(cè)向處理平臺(tái)研究

            就LTC2261來(lái)說(shuō),10 ps的時(shí)鐘抖動(dòng)將在輸入頻率為1 MHz時(shí)產(chǎn)生0.8 dB的SNR損耗。而在輸入頻率為120 MHz時(shí),SNR將被降低至41.1 dB。這給高精度時(shí)鐘電路設(shè)計(jì)帶來(lái)了挑戰(zhàn),通常只有選擇昂貴的高性能壓控晶體振蕩器才能保證應(yīng)有的性能。而美國(guó)國(guó)家半導(dǎo)體公司提供的超低噪聲時(shí)鐘抖動(dòng)濾波器LMK04000系列提供了另外一種低成本的選擇。該濾波器采用簡(jiǎn)潔的外置晶體及級(jí)聯(lián)PLLatinum架構(gòu),12 kHz~20 MHz的RMS抖動(dòng)為150 fs,100 Hz~20 MHz抖動(dòng)為200 fs,時(shí)鐘輸出信號(hào)為L(zhǎng)VPECL/2VPECL、LVDS和LVCMOS,可以有效改善系統(tǒng)的性能及準(zhǔn)確度。其特點(diǎn)是內(nèi)置高性能的級(jí)聯(lián)鎖相環(huán)(共2個(gè))、低噪聲晶體振蕩器、高性能的內(nèi)置壓控振蕩器以及低噪聲分頻器和驅(qū)動(dòng)器。第一個(gè)鎖相環(huán)有2個(gè)不同配置可供選擇,可以選用簡(jiǎn)單的外置晶體振蕩器或壓控晶體振蕩器模塊執(zhí)行濾除抖動(dòng)功能。第二個(gè)鎖相環(huán)可利用內(nèi)置壓控振蕩器產(chǎn)生低噪聲時(shí)鐘。

            2.2 高速高流量數(shù)據(jù)存儲(chǔ)

            采樣速率及分辨率越高,則轉(zhuǎn)換后的數(shù)據(jù)流傳輸帶寬越大,對(duì)后續(xù)數(shù)據(jù)傳輸?shù)膶?shí)時(shí)調(diào)度和連續(xù)存儲(chǔ)的要求就相應(yīng)提高?,F(xiàn)在通常采用的方法是通過擴(kuò)展位寬以降低傳輸速率[4-6]。但是,如果通過擴(kuò)展位寬實(shí)現(xiàn)高速數(shù)據(jù)流的實(shí)時(shí)海量數(shù)據(jù)存儲(chǔ)必將增大設(shè)備規(guī)模,對(duì)存儲(chǔ)深度或者持續(xù)采集時(shí)間的限制也是非常突出的。本文對(duì)存儲(chǔ)容量、訪問速度、存儲(chǔ)區(qū)管理的靈活性進(jìn)行了研究,結(jié)合FLASH存儲(chǔ)陣列,設(shè)計(jì)實(shí)現(xiàn)了基于FLASH存儲(chǔ)器的高速高流量數(shù)據(jù)存儲(chǔ)卡。該存儲(chǔ)卡符合 6U標(biāo)準(zhǔn),具有模塊化、標(biāo)準(zhǔn)化、易擴(kuò)展以及高穩(wěn)定性等特點(diǎn),解決了數(shù)字后處理過程中在編碼分析和協(xié)議解析階段對(duì)連續(xù)無(wú)失真采樣數(shù)據(jù)的實(shí)時(shí)存儲(chǔ)難題。其主要研究?jī)?nèi)容包括:采用進(jìn)行高速信號(hào)的調(diào)度處理和緩存,以解決高速數(shù)字接口的問題;采用超大規(guī)模實(shí)現(xiàn)對(duì)存儲(chǔ)區(qū)的可在線配置靈活管理,以實(shí)現(xiàn)整個(gè)模塊的高集成度、高可靠性、存儲(chǔ)區(qū)管理靈活(支持冗余備份)等目標(biāo)。由此實(shí)現(xiàn)的海量數(shù)據(jù)存儲(chǔ)子系統(tǒng)結(jié)構(gòu)采用標(biāo)準(zhǔn)化、模塊化設(shè)計(jì),具有高速率、低功耗、可移植、易擴(kuò)展的特性,可以滿足不同任務(wù)的需要。

            圖3所示是本文設(shè)計(jì)的基于標(biāo)準(zhǔn)的大存儲(chǔ)容量、高傳輸帶寬的通用數(shù)據(jù)存儲(chǔ)板。板載1片Stratix III E與2片 III 以及96片NAND FLASH。StratixIII E是存儲(chǔ)板數(shù)據(jù)接收和分發(fā)的樞紐,該器件可應(yīng)對(duì)存儲(chǔ)器較多的應(yīng)用,為采用乒乓結(jié)構(gòu)對(duì)數(shù)據(jù)進(jìn)行緩存提供資源,主要完成以下功能:提供高達(dá)1 Gb/s的差分傳輸速率;通過PCI接口芯片PCI9656連接到PCI總線上,實(shí)現(xiàn)64 bit的局部總線;通過J4/J5實(shí)現(xiàn)板間自定義的高速差分?jǐn)?shù)據(jù)傳輸。2片低成本 III分別連接48片NAND,實(shí)現(xiàn)數(shù)據(jù)的高速分發(fā)和NAND陣列的二級(jí)管理。在高速數(shù)據(jù)存儲(chǔ)卡的設(shè)計(jì)過程中,打通主機(jī)與存儲(chǔ)模塊之間的數(shù)據(jù)傳輸通道是調(diào)試的重點(diǎn),這涉及FPGA中PCI本地端匹配邏輯的設(shè)計(jì)。一個(gè)典型的基于狀態(tài)機(jī)設(shè)計(jì)的匹配邏輯時(shí)序如圖4所示。

          基于CPCI體系的高性能監(jiān)測(cè)測(cè)向處理平臺(tái)研究

          基于CPCI體系的高性能監(jiān)測(cè)測(cè)向處理平臺(tái)研究



          關(guān)鍵詞: CPCI DSP FPGA Cyclone

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();