基于FPGA的多路模擬信號源設(shè)計(jì)與實(shí)現(xiàn)
0 引言
隨著遙測系統(tǒng)的不斷發(fā)展,系統(tǒng)復(fù)雜程度也隨之提高,因此在終端設(shè)計(jì)中,對信號源的頻率穩(wěn)定度、幅值范圍和頻率范圍提出了越來越高的要求。這就要求遙測系統(tǒng)具備高碼速、實(shí)時(shí)可重構(gòu)、處理復(fù)雜結(jié)構(gòu)的能力,傳統(tǒng)的數(shù)字電路難以實(shí)現(xiàn)這些復(fù)雜功能。FPGA(現(xiàn)場可編程門陣列)是近幾年發(fā)展起來的硬件可編程芯片,具有硬件密度高、結(jié)構(gòu)靈活、可編程、加密性強(qiáng)等良好性能,在高速信號處理領(lǐng)域占有至關(guān)重要的地位,也為多路模擬量信號源的實(shí)現(xiàn),提供了有效的途徑。本文針對遙測應(yīng)用,以大容量FPGA器件為核心,實(shí)現(xiàn)了電源獨(dú)立的不同頻率、不同波形的多路模擬量信號源。
1 系統(tǒng)硬件設(shè)計(jì)
目前,大容量的FPGA主要有Altera、Xilinx、Lattice、Actel、Cypress等公司的產(chǎn)品。比較而言,Altera CycloneII系列FPGA芯片速度快、容量大、內(nèi)嵌RAM多、并且有DSP硬件乘法器,是低成本、低功耗應(yīng)用的最佳選擇。因此在本文中選用Altera公司的Cyclone II系列FPGA-EP2C8芯片,EP2C8芯片是1.25 V內(nèi)核供電,具有8.256個(gè)邏輯單元(LE),36個(gè)M4K RAM塊,RAM總量為165,888,18個(gè)嵌入式乘法器以及208個(gè)管腳,其中包括182個(gè)最大可用I/O引腳。Altera公司有相應(yīng)的開發(fā)軟件平臺Quartus II,此軟件功能強(qiáng)大,使用簡單,支持的器件種類眾多,可支持在線仿真,在線下載等,并具有豐富的IP核及邏輯功能模塊資源,便于使用VHDL+模塊/原理圖輸入界面等等。模擬量信號源主要包括中央控制FPGA單元、模擬量FPGA、靜態(tài)存儲SRAM、單路模擬量單元,如圖l所示,
整個(gè)系統(tǒng)使用USB 2.0接口與計(jì)算機(jī)進(jìn)行通訊,信號由計(jì)算機(jī)軟件生成波形數(shù)據(jù),通過USB口下載到主控FPGA,經(jīng)過16位SRAM鎖存,將各路信號傳至模擬量FPGA,經(jīng)由解碼分路選通,輸出電源獨(dú)立的不同頻率、不同波形的多路模擬量信號。其中包括4路單極性幅值O~30V,60路雙極性幅值±15V;四種波形分別為鋸齒波、正弦波和方波(占空比1:1),信號頻率為0~50Hz,以及固定電平,幅值可以初始設(shè)定,并可實(shí)現(xiàn)實(shí)時(shí)可調(diào)。
2 單路模擬量組成模塊設(shè)計(jì)
2.1 系統(tǒng)構(gòu)成
單路模擬量由電源隔離單元、前端穩(wěn)壓單元、數(shù)模轉(zhuǎn)換(DAC)單元和運(yùn)算放大單元等構(gòu)成,具體構(gòu)成如圖2所示,系統(tǒng)由雙18 V供電經(jīng)過穩(wěn)壓單元輸出4.096 V,給DAC和運(yùn)放芯片提供工作電壓,另外通過指令啟動信號在SPI總線上發(fā)送FPGA的CS、SCK、SDI信號,傳至單路模擬量,將相應(yīng)數(shù)字量進(jìn)行D/A轉(zhuǎn)換,得到的模擬量數(shù)據(jù)經(jīng)由運(yùn)算放大輸出,即可實(shí)現(xiàn)64路模擬量波形。系統(tǒng)時(shí)鐘同步輸出,具有很高的可靠性。
評論