<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)

          DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)

          作者: 時間:2008-12-25 來源:網(wǎng)絡 收藏

          DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)

            考慮到數(shù)字化的優(yōu)越性和系統(tǒng)的穩(wěn)定要求,采用全數(shù)字方案并使用實現(xiàn)外部模塊。由于MAG輸出信號的占空比反映了輸入信號的幅度大小,因此外部控制模塊采用MAG作為輸入信號,檢測當前輸入信號幅度的變化。外部AGC控制模塊輸出為要衰減的dB值,用來調整數(shù)控衰減器的衰減量。

            外部AGC控制模塊由計數(shù)器、低通濾波器、積分器和衰減量dB轉換表等幾部分構成,實現(xiàn)框圖如圖2所示。

            當放大器2輸出信號處于射頻前端AGC的動態(tài)范圍時,MAG端輸出信號的占空比為1/3,如圖3所示。如果放大器2輸出信號超出射頻前端AGC的動態(tài)范圍時,中頻連續(xù)信號的幅度就會超過正常幅度,直接導致MAG輸出信號的占空比超出1/3,因此MAG占空比的大小反映了接收信號幅度的大小。為了保持輸出信號有恒定占空比,就要在輸入信號過大而導致內部AGC無法調節(jié)時,采用外部AGC調整來保證。通過外部AGC控制數(shù)控衰減器調整輸入信號幅度,使放大器2的輸出信號落入射頻前端的AGC動態(tài)調整范圍。數(shù)控衰減量的調節(jié)直接由射頻前端的輸出信號MAG的占空比確定。中頻連續(xù)信號幅度與SNG及MAG輸出信號的關系,如圖3所示。

          DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)

            設射頻前端AGC正常工作時的中斷頻輸出連續(xù)信號幅度為A0,則MAG輸出信號門限為:

          DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)



          關鍵詞: AGC FPGA

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();