8位60Msps雙通道模數(shù)轉(zhuǎn)換器AD9059及其應用(圖)
引言
ad9059是8位單片雙通道模數(shù)轉(zhuǎn)換器,主要由2個跟蹤/保持電路(t/h)、2個模數(shù)轉(zhuǎn)換器(adca、adcb)和一個2.5v的基準電源等組成,具有高速、高性能、低功耗及易使用等特性,60msps的編碼速率和120mhz的最大功率模擬帶寬使其在多路數(shù)據(jù)采樣系統(tǒng)中表現(xiàn)出優(yōu)秀的動態(tài)性能。大部分情況下,ad9059僅需要一個單極性的5v電源和一個編碼時鐘即能正常工作。編碼時鐘提供與ttl/cmos兼容的邏輯數(shù)據(jù)輸出,并控制兩個模數(shù)轉(zhuǎn)換通道同時對數(shù)據(jù)進行采樣。如長時間不需要采集數(shù)據(jù),可啟動休眠模式使總功耗小于12mw。aina,ainb管腳為a/d轉(zhuǎn)換器a、b的模擬信號輸入引腳;pwrdn為休眠功能選擇端子;encode為a、b轉(zhuǎn)換器的編碼時鐘(數(shù)據(jù)均在encode波形的上升沿被采樣)。
應用設計
● 編碼時鐘 ad9059有兩個相互聯(lián)結(jié)的數(shù)據(jù)采樣通道,由一個encode輸入量(編碼時鐘)來控制采樣頻率。兩個模數(shù)轉(zhuǎn)換器(adca、adcb)同時對模擬輸入信號aina、ainb采樣,并行輸出數(shù)字信號(d0a~d7a和d0b~d7b)。ad9059的采樣頻率范圍為5msps~60msps。由于受encode引腳結(jié)構(gòu)特點的影響,芯片中的兩個數(shù)據(jù)采樣通道不能以交替的方式工作。
● 基準電壓及其接口控制 基準電壓(vref)接口和兩個模數(shù)轉(zhuǎn)換器相連,如需外基準電壓控制時,該接口將對數(shù)據(jù)采樣通道增益和偏移量進行跟蹤。模擬輸入信號在輸入到數(shù)據(jù)采樣通道前,先通過前端電路進行跟蹤/保持,跟蹤/保持電路在轉(zhuǎn)換過程中始終保持輸入數(shù)據(jù)值不變。2.5v的基準電壓用來設置模數(shù)轉(zhuǎn)換器的增益/偏移量,并對模擬輸入信號提供直流偏置。 為獲得最佳的動態(tài)性能,vref管腳應通過一個0.1μf的電容接地實現(xiàn)去耦,且偏置電阻約為1kω,見圖1。
評論