Cadence擴展基于ARM系統(tǒng)驗證解決方案
重點:
本文引用地址:http://www.ex-cimer.com/article/234594.htm·?Cadence?加速并擴展用于ARM??CoreLink??400?interconnect基于IP系統(tǒng)的Interconnect?Workbench解決方案,提高性能驗證和分析速度
·?Cadence現(xiàn)在提供ARM?Fast模型,可以和Palladium?XP?II平臺結(jié)合起來驗證基于ARMv8的嵌入式操作系統(tǒng)
·?現(xiàn)今可提供支持用于先進聯(lián)網(wǎng)、存儲及服務(wù)器系統(tǒng)的ARM?AMBA??5?CHI協(xié)議的驗證IP,用于仿真和Palladium?XP?II平臺
全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ:?CDNS)今天發(fā)布了一款基于ARM?設(shè)計系統(tǒng)驗證解決方案的擴展產(chǎn)品,以實現(xiàn)更短的移動、網(wǎng)絡(luò)和服務(wù)器應(yīng)用程序上市時間。這種Cadence擴展解決方案采用了多種強化措施,可加快基于ARM?Cortex?-A處理器系列系統(tǒng)的系統(tǒng)設(shè)計與早期軟件開發(fā)速度。
通過與ARM合作,Cadence強化了其系統(tǒng)開發(fā)套件中的基于ARM系統(tǒng)驗證解決方案,包括:
·?在Cadence?Interconnect?Workbench中增加新型可調(diào)整互連性能描述測試套件,配合AMBA?Designer集成,使基于CoreLink??CCI-400系統(tǒng)?IP?和NIC-400設(shè)計工具系統(tǒng)的性能分析與驗證速度顯著提高。
·?ARMv8?64bit?Cortex?處理器系列Fast模型與Palladium?XP?II平臺相結(jié)合的嵌入式軟件驗證方法學(xué),現(xiàn)在已可應(yīng)用于Cadence全線產(chǎn)品。
·?驗證IP支持AMBA?5?Coherent?Hub?Interface(CHI)協(xié)議,與執(zhí)行ARM?CoreLink?CCN-508系統(tǒng)IP是同一協(xié)議,并且硅驗證CoreLink?CCN-504?Cache?Coherent網(wǎng)絡(luò)被用于企業(yè)層面應(yīng)用。這款嶄新驗證IP運行于全行業(yè)的仿真器中,加上用于Palladium?XP?II平臺的Accelerated?Verification?IP。
“在競爭異常激烈的移動、網(wǎng)絡(luò)和服務(wù)器市場上,我們的合作伙伴必須在非常緊迫的開發(fā)窗口內(nèi)快速實現(xiàn)差異化并提供正確的產(chǎn)品,”ARM系統(tǒng)與軟件集團副總經(jīng)理James?McNiven指出?!癆RM與Cadence正在擴大合作,不斷提供更好的基于ARM系統(tǒng)設(shè)計和驗證自動化,這使得我們的合作伙伴可以集中精力進行創(chuàng)新,將其增值產(chǎn)品更快推向市場?!?/p>
“用于嵌入式軟件開發(fā)的Cadence?Palladium解決方案是基于ARM?Fast?Models,有助于我們縮短該系統(tǒng)軟件驗證周期,并保證更順暢的后晶片產(chǎn)出,”NVIDIA系統(tǒng)軟件副總裁Kevin?Kranzusch說?!癈adence與ARM持續(xù)推出創(chuàng)新技術(shù),對我們的持續(xù)成功非常有意義。”
評論