解析PCB電路設(shè)計(jì)中布線的EMC
大限度的降低高頻元器件線路耗損、降低參數(shù)分布復(fù)雜性,避免電磁干擾,就要想盡辦法隔開,讓輸入和輸出元件之間存在距離??s小元器件或?qū)Ь€之間的較高的電位差,避免因放電而造成短路問題。電路調(diào)試過程中,若元器件帶有高電壓,則應(yīng)當(dāng)盡可能置于不容易碰到的位置。
本文引用地址:http://www.ex-cimer.com/article/234920.htm同時(shí)還要注意用支架對(duì)其進(jìn)行有效的固定,若焊接159以上的元器件。則體型相對(duì)較大、較沉重的發(fā)熱元器件就不能適應(yīng)印制板,應(yīng)該被淘汰。這種元器件應(yīng)該被配置在機(jī)箱的底板上。在安裝的同時(shí)應(yīng)該將散熱問題考慮在內(nèi)。熱敏元件不能靠近發(fā)熱元件。
整機(jī)的結(jié)構(gòu)要求應(yīng)首先被考慮,特別是在布局可調(diào)節(jié)的元件時(shí),比如電位器,開關(guān)等。如果是機(jī)內(nèi)調(diào)節(jié)的情況,那么應(yīng)被安置在便于調(diào)節(jié)的區(qū)域,比如印制板的上面;如果是機(jī)外調(diào)節(jié),則需考慮調(diào)節(jié)旋鈕。
印制板定位孔和固定支架需要的區(qū)域首先要騰出。對(duì)電路的全部元器件進(jìn)行分布設(shè)置時(shí),要依據(jù)其功能單元,因此,要做到以下幾點(diǎn):1)為了使信號(hào)更加流通,要考慮電路的流程,每個(gè)功能電路單元要被放置在合理的區(qū)域內(nèi),這樣也能使信號(hào)最大限度在統(tǒng)一的方向上;2)在進(jìn)行布局時(shí),要緊緊圍繞各個(gè)功能電路的核心元件這一核心。元器件在排列時(shí),應(yīng)注意勻稱、不雜亂、緊密這些原則。連接各元器件之間所用的導(dǎo)線要盡量減少;3)電路在高負(fù)荷狀態(tài)下運(yùn)行時(shí),需考慮實(shí)際分布狀況。最大限度地使元器件平行分布于電路之中。平行分布可以使外表狀況看上去更好看,方便裝焊,對(duì)大量的生產(chǎn)也有很大幫助;4)處于電路板邊緣的元器件,其位置與電路板中心距離不可超過2毫米;對(duì)于電路板而言,建議設(shè)計(jì)成矩形。長是寬的1.5倍.或是1.3倍。
5 常用的EMC設(shè)計(jì)軟件
PCB板與外部的接口處的電磁輻射是分析時(shí)需要考慮的因素。此外,還要考慮PCB板中電源層的電磁輻射以及大功率布線網(wǎng)絡(luò)的輻射問題。現(xiàn)在,在設(shè)計(jì)EMC軟件時(shí)已經(jīng)大量的應(yīng)用了板級(jí)與系統(tǒng)級(jí)互連仿真,這兩者主要是建立在Cadence公司的技術(shù)上的。同時(shí),SI/PUEMI的模擬分析也被應(yīng)用于其中。
德國的INCASES公司發(fā)明了EMC-WORKBENCH,這一軟件在EMC模擬仿真分析有著重要的推動(dòng)力。因此,INCASES公司成為行業(yè)的領(lǐng)軍者,為EMC的進(jìn)展做出重大貢獻(xiàn)。EMC-WORKBENCH為設(shè)計(jì)者提供幫助,特別是在電磁兼容這一技術(shù)難點(diǎn)上。同時(shí)使得設(shè)計(jì)過程發(fā)生改變,減少了工作量,刪去了一些設(shè)計(jì)程序。由于EMC模擬仿真技術(shù)的應(yīng)用,因此促使PCB設(shè)計(jì)快步進(jìn)入到一個(gè)嶄新的時(shí)代,尤其是電子工程人員利用該技術(shù)可實(shí)現(xiàn)短期的高質(zhì)量、高可靠性設(shè)計(jì)。在實(shí)施EMC模擬仿真分析過程中,必然給電路設(shè)計(jì)、PCB制造行業(yè)的發(fā)展帶來更大的機(jī)會(huì)和更為廣泛的發(fā)展空間。實(shí)踐中可以看到,一塊電路板可能來自于很多個(gè)生產(chǎn)廠家,而且他們的功能性存在著較大的差異,設(shè)計(jì)人員在對(duì)EMC進(jìn)行分析時(shí),需全面了解元器件的自身特點(diǎn),讓后方可對(duì)其進(jìn)行具體的模擬仿真操作。該項(xiàng)操作若以傳統(tǒng)的視角來看,似乎是一項(xiàng)非常艱巨的工程,然IBIS SPICE的出現(xiàn),對(duì)EMC問題分析而言,起到了非常大的促進(jìn)作用。
6 結(jié)束語
總而言之,在PCB實(shí)際設(shè)計(jì)過程中,一定要嚴(yán)格按照相關(guān)設(shè)計(jì)規(guī)范進(jìn)行,要符合抗干擾設(shè)計(jì)之原則和要求,只有這樣才能使電子電路處于最佳的性能狀態(tài)。PCB設(shè)計(jì)初期階段,需要對(duì)布線中的問題進(jìn)行全面的考慮,這樣才能有效減少設(shè)計(jì)周期,提高設(shè)計(jì)質(zhì)量。
負(fù)離子發(fā)生器相關(guān)文章:負(fù)離子發(fā)生器原理
評(píng)論