<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 賽靈思三十周年專題 > XILINX宣布推出PLANAHEAD 8.2設(shè)計(jì)套件

          XILINX宣布推出PLANAHEAD 8.2設(shè)計(jì)套件

          作者: 時(shí)間:2014-04-09 來源:電子產(chǎn)品世界 收藏

            賽靈思公司宣布即日起推出PlanAhead™ 分層設(shè)計(jì)和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX系列65nm 器件。配合賽靈思公司的集成軟件環(huán)境(ISE™)設(shè)計(jì)工具,PlanAhead 8.2軟件實(shí)現(xiàn)了比競(jìng)爭(zhēng)解決方案高出兩個(gè)速度等級(jí)的性能優(yōu)勢(shì)和成本優(yōu)勢(shì)。

          本文引用地址:http://www.ex-cimer.com/article/236143.htm

            PlanAhead 8.2可充分發(fā)揮Virtex-5 LX ExpressFabric™技術(shù)、550MHz DSP48E邏輯片以及靈活時(shí)鐘管理單元所帶來的獨(dú)特優(yōu)勢(shì),從而達(dá)到無與倫比的性能水平。此外,PlanAhead 8.2還提供了強(qiáng)大的精確信號(hào)完整性分析功能,進(jìn)一步增強(qiáng)的圖形用戶界面也使設(shè)計(jì)人員可以更快速地評(píng)估多種設(shè)計(jì)實(shí)施策略,從而加快時(shí)序收斂的速度。

            提升信號(hào)完整性和設(shè)計(jì)生產(chǎn)力

            PlanAhead 8.2提供了檢查加權(quán)平均同步轉(zhuǎn)換輸出(WASSO)分析界限的功能。利用這一功能,設(shè)計(jì)人員可以方便地限制輸出端存在的地反彈的極限,從而避免所驅(qū)動(dòng)的其它器件工作出錯(cuò)。這樣,設(shè)計(jì)人員就可以更為高效地管理I/O組的地反彈,從而獲得更好的信號(hào)完整性。

            PlanAhead 8.2進(jìn)一步擴(kuò)展了ExploreAhead設(shè)計(jì)嘗試工具的功能,用戶可以嘗試運(yùn)行不同布局規(guī)劃的多種設(shè)計(jì)實(shí)施方案,從而獲得最優(yōu)化的結(jié)果。這些不同的設(shè)計(jì)實(shí)施方案可以按隊(duì)列運(yùn)行,當(dāng)存在多個(gè)處理器時(shí)也可以并行運(yùn)行。此外,ExploreAhead工具還改善了目錄管理和進(jìn)程管理功能,并加強(qiáng)了與ISE環(huán)境中FPGA位流生成應(yīng)用的集成。

            PlanAhead 8.2版軟件的其它增強(qiáng)還包括改善了物理約束的管理以及IO引腳屬性視圖,從而提供更為流暢的設(shè)計(jì)嘗試和布局規(guī)劃環(huán)境。

            關(guān)于賽靈思PlanAhead軟件

            賽靈思PlanAhead軟件優(yōu)化了綜合和布局布線之間的設(shè)計(jì)步驟,為設(shè)計(jì)人員提供了更強(qiáng)的控制和洞察能力,使他們能夠降低設(shè)計(jì)反復(fù)的次數(shù)并達(dá)到Fmax設(shè)計(jì)目標(biāo)。該工具允許設(shè)計(jì)人員利用基于時(shí)鐘塊的設(shè)計(jì)方法將布線擁塞降到最低、簡(jiǎn)化時(shí)鐘和互連復(fù)雜性并嘗試不同的實(shí)現(xiàn)方案來避免下游可能出現(xiàn)的問題。

            PlanAhead 8.2 是Xilinx ISE設(shè)計(jì)套件的選件,支持所有主要的操作系統(tǒng)。單用戶許可證費(fèi)用(包括培訓(xùn)費(fèi)用)為5995美元。同時(shí)還可提供多用戶許可證以及培訓(xùn)服務(wù)包。

            Xilinx Virtex-5 FPGA簡(jiǎn)介

            基于業(yè)界最先進(jìn)的 65 納米 (nm) 三極柵氧化層技術(shù)、突破性的新型 ExpressFabric技術(shù)和經(jīng)過驗(yàn)證的 ASMBL™ 架構(gòu),Virtex-5系列代表了賽靈思屢獲殊榮的Virtex產(chǎn)品線第五代產(chǎn)品。主要設(shè)計(jì)團(tuán)隊(duì)在工藝技術(shù)、架構(gòu)和產(chǎn)品開發(fā)方法學(xué)方面的創(chuàng)新,使Virtex-5 FPGA在性能和密度方面取得前所未有的進(jìn)步——與前一代 90納米FPGA 相比,速度平均提高 30%,容量增加 65%——同時(shí)動(dòng)態(tài)功耗降低 35%,靜態(tài)功耗保持相同的低水平,使用面積減小 45%。Virtex-5 LX平臺(tái)第一批產(chǎn)品交付工作始于今年初,未來平臺(tái)產(chǎn)品將會(huì)不斷推出。



          關(guān)鍵詞: XILINX 無線 FPGA

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();