<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 賽靈思三十周年專題 > Xilinx推出全球性能最高的可配置DSP解決方案

          Xilinx推出全球性能最高的可配置DSP解決方案

          作者: 時(shí)間:2014-04-09 來(lái)源:電子產(chǎn)品世界 收藏

             全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司日前宣布其屢獲殊榮的65nm Virtex-5 SXT FPGA平臺(tái)新增針對(duì)高性能數(shù)字信號(hào)處理()而優(yōu)化的Virtex™-5 SXT240T器件。該器件高達(dá)528GMACs的乘法累加性能和超過(guò)190 GFLOPS的單精度浮點(diǎn)性能,為廣播視頻、、、國(guó)防和高性能計(jì)算等應(yīng)用的開發(fā)人員提供了全球性能最高的可配置解決方案。

          本文引用地址:http://www.ex-cimer.com/article/236161.htm

            “支持高分辨率(HD)視頻的廣播設(shè)備制造商要求比標(biāo)準(zhǔn)分辨率(SD)設(shè)計(jì)高出五倍以上的處理能力。”為領(lǐng)先廣電企業(yè)和視頻測(cè)試設(shè)備供應(yīng)商提供設(shè)計(jì)咨詢服務(wù)的OmniTek公司總經(jīng)理Roger Fawcett說(shuō):“與市場(chǎng)上的任何其它FPGA器件相比,Virtex-5 SX240T能夠更好地滿足廣播和數(shù)字相機(jī)高級(jí)視頻處理算法所提出的計(jì)算需求。”

            新推出的這款65nm Virtex-5 SXT240T器件集成了1056個(gè)25 x 18 位的DSP48E邏輯片,設(shè)計(jì)人員可結(jié)合專用布線資源實(shí)現(xiàn)可擴(kuò)展的信號(hào)處理鏈。每個(gè)DSP48E 邏輯片典型動(dòng)態(tài)功耗僅為1.4mW/100MHz ,不需要犧牲性能即可實(shí)現(xiàn)高效的電源管理。此外,SX240T擁有超過(guò)18Mbit的塊RAM用于存儲(chǔ)數(shù)據(jù)和系數(shù),還有24個(gè)高速GTP串行收發(fā)器,每個(gè)都可支持高達(dá)3.75Gbps的數(shù)據(jù)速率。更高的DSP帶寬結(jié)合存儲(chǔ)器和高速串行連接使設(shè)計(jì)人員可以在印刷電路板上使用更少的器件,從而降低總體系統(tǒng)成本和功耗,與此同時(shí)仍然可以滿足嚴(yán)格的性能要求。

            為支持SXT240T器件,賽靈思還推出了浮點(diǎn)運(yùn)算(FPO) 4.0版。新版FPO 優(yōu)化使用25 x 18 位的DSP邏輯片來(lái)完成浮點(diǎn)乘法運(yùn)算,所需的資源僅為此前版本的一半。SXT240T 器件和FPO IP 內(nèi)核相結(jié)合可以為高性能計(jì)算、和國(guó)防應(yīng)用提供超過(guò)190 GFLOPS單精度浮點(diǎn)DSP性能。如此高的DSP性能使 SXT240T 的單精度浮點(diǎn)乘法運(yùn)算能力比競(jìng)爭(zhēng)器件高出63%,單精度浮點(diǎn)加法運(yùn)算能力高出125%。

            “SX240T 器件實(shí)現(xiàn)了邏輯、存儲(chǔ)器、信號(hào)處理和高速GTP串行收發(fā)器之間的最佳結(jié)合,從而可以滿足先進(jìn)DSP應(yīng)用的高性能需求。”賽靈思公司產(chǎn)品開發(fā)副總裁Steve Douglass說(shuō),“作為唯一提供內(nèi)建PCI Express® 端點(diǎn)和三模式Ethernet MAC模塊的FPGA系列,Virtex-5進(jìn)一步優(yōu)化了成本并使功耗進(jìn)一步降低。”

            XtremeDSP工具

            設(shè)計(jì)人員可以利用XtremeDSP解決方案開發(fā)工具包(包括 System Generator for DSP 和AccelDSP™ 綜合工具)創(chuàng)建使用SXT240T 的DSP設(shè)計(jì)。利用這些工具,可以方便地將利用The MathWorks™公司受歡迎的MATLAB® 和 Simulink® DSP 建模環(huán)境開發(fā)的DSP算法在FPGA硬件中實(shí)現(xiàn)。System Generator for DSP 為賽靈思在Simulink 環(huán)境中提供了優(yōu)化的DSP 模塊組、網(wǎng)表生成和硬件在環(huán)協(xié)同仿真(hardware-in-the-loop co-simulation)插件。AccelDSP綜合工具進(jìn)一步擴(kuò)展了這些能力,還包括了定點(diǎn)轉(zhuǎn)換、設(shè)計(jì)試探以及浮點(diǎn)MATLAB算法RTL生成功能。

            價(jià)格和供貨情況

            客戶現(xiàn)在就可以利用最新的ISE 10.1.01設(shè)計(jì)套件開始為下一代產(chǎn)品進(jìn)行基于SXT240T 的設(shè)計(jì)。器件的最初樣品將于2008年第3季度提供,并有望于第4季度實(shí)現(xiàn)全面量產(chǎn)。這些器件的價(jià)格現(xiàn)在就可提供;客戶可以聯(lián)絡(luò)賽靈思授權(quán)代表獲得報(bào)價(jià)。浮點(diǎn)運(yùn)算V4.0作為ISE10.1.01設(shè)計(jì)套件中內(nèi)核生成器(Core Generator)系統(tǒng)標(biāo)準(zhǔn)IP庫(kù)的一部分向客戶免費(fèi)提供。

           



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();