以太網(wǎng)控制器ENC28J60及其接口技術(shù)
2.4 時(shí)鐘輸出引腳
CLKOUT引腳可為系統(tǒng)中的其他設(shè)備提供時(shí)鐘源。上電后CLKOUT引腳保持低電平,復(fù)位結(jié)束后OST計(jì)數(shù)。OST期滿后,CLKOUT輸出頻率為6.25 MHz的時(shí)鐘。
時(shí)鐘輸出功能通過(guò)ECOCON寄存器禁止、調(diào)整和使能。時(shí)鐘輸出可設(shè)置為1、2、3、4、8分頻,上電后默認(rèn)為4分頻。ECOCON寄存器配置改變以后,CLKOUT引腳有80~320 ns的延遲(保持低電平),然后按照設(shè)定輸出固定頻率的時(shí)鐘信號(hào)。
軟件或者RESET引腳上的復(fù)位信號(hào)不會(huì)影響ECOCON寄存器的狀態(tài)。PowerDown模式也不會(huì)影響時(shí)鐘的輸出。當(dāng)禁止時(shí)鐘輸出時(shí),CLKOUT引腳保持低電平。
2.5 變壓器、終端和其他外部器件
為了實(shí)現(xiàn)以太網(wǎng)接口ENC28J60,需要幾個(gè)標(biāo)準(zhǔn)的外部器件: 脈沖變壓器、偏置電阻、儲(chǔ)能電容和去耦電容。
差分輸入引腳(TPIN+/TPIN-),需要一個(gè)1∶1變比的脈沖變壓器來(lái)實(shí)現(xiàn)10BASET。差分輸出引腳(TPOUT+/TPOUT-),需要一個(gè)變比為1∶1、帶中心抽頭的脈沖變壓器。變壓器需要有2 kV或更高的隔離能力,防靜電。對(duì)變壓器的詳細(xì)要求請(qǐng)參考芯片手冊(cè)第16章“電氣特性”。每個(gè)部分都需要通過(guò)2個(gè)50 Ω、精度為1%的電阻和1個(gè)0.01 μF的電容串聯(lián)后接地。
筆者采用的是中山漢仁公司的集成以太網(wǎng)隔離變壓器RJ45插座HR901170A。
ENC28J60內(nèi)部的模擬電路需要在RBIAS引腳和地之間跨接1個(gè)2 kΩ、1%的偏置電阻。部分?jǐn)?shù)字電路工作在2.5 V,以降低功耗;ENC28J60內(nèi)部集成1個(gè)2.5 V的調(diào)節(jié)器來(lái)產(chǎn)生所需的電壓,需在VCAP引腳和地之間接1個(gè)10 μF的電容保證供電的穩(wěn)定性(該2.5 V調(diào)節(jié)器不是為外部負(fù)載設(shè)計(jì)的)。
所有的供電引腳(VDD、VDDOSC、VDDPLL、VDDRX、VDDTX)必須接在外部的同一個(gè)3.3 V電源上;同理,所有的地(VSS、VSSOSC、VSSPLL、VSSTX)必須接在同一個(gè)外部地上。每個(gè)供電引腳和地之間應(yīng)當(dāng)接1個(gè)0.1 μF的陶瓷電容去耦(電容要盡可能接近供電引腳)。
驅(qū)動(dòng)雙絞線接口需要較大的電流,所以電源線應(yīng)盡可能寬,與引腳的連接盡可能短,以降低電源線內(nèi)阻的消耗。
2.6 輸入輸出電平
ENC28J60是一個(gè)3.3 V的CMOS器件,但它設(shè)計(jì)得非常容易統(tǒng)一到5 V系統(tǒng)中去:SPI、CS、 SCK、SI輸入和RESET引腳一樣,都可承受5 V電壓。當(dāng)SPI和中斷輸入與3.3 V驅(qū)動(dòng)的CMOS輸出不兼容時(shí),可能需要一個(gè)單向的電平轉(zhuǎn)換器。74HCT08 (四與門), 74ACT125(四三態(tài)緩沖器)和許多具有TTL電平輸入的5 V CMOS緩沖器芯片都可以提供所需的電平轉(zhuǎn)換。
2.7 LED配置
LEDA和LEDB引腳在復(fù)位時(shí)支持極性自動(dòng)檢測(cè)。既可直接驅(qū)動(dòng)LED,又可灌電流驅(qū)動(dòng)。復(fù)位時(shí)ENC28J60檢測(cè)LED的連接,并按照PHLCON寄存器的默認(rèn)設(shè)置來(lái)驅(qū)動(dòng)。運(yùn)行過(guò)程中的LED極性轉(zhuǎn)換直到下一次系統(tǒng)復(fù)位后才能被檢測(cè)到。LEDB的連接比較特殊,在復(fù)位過(guò)程中檢測(cè)它的連接,決定如何初始化PHCON1寄存器的PDPXMD位。如果LEDB直接驅(qū)動(dòng)LED,則PHCON1.PDPXMD位被清零,PHY工作在半雙工模式;如果LEDB吸收反向電流點(diǎn)亮LED,則PHCON1.PDPXMD被置位,PHY工作在全雙工模式;如果LEDB沒(méi)有連接,則PHCON1.PDPXMD復(fù)位后的值不確定。這時(shí)主控制器必須適當(dāng)設(shè)置該位,以使PHY工作在所需的狀態(tài)(半雙工或全雙工)。
3 軟件接口
3.1 SPI接口
SPI接口( Serial Peripheral Interface )是一種同步、全雙工串行接口,基于主從配置,是一個(gè)4線接口——主出/從入(MOSI),主入/從出(MISO),串行時(shí)鐘(SCK),從機(jī)選擇(SSEL)。
在同一總線上可以有多個(gè)主機(jī)或者從機(jī),但同一時(shí)刻只能有一個(gè)主機(jī)和一個(gè)從機(jī)能夠進(jìn)行通信。在一次數(shù)據(jù)傳輸過(guò)程中,數(shù)據(jù)是同步進(jìn)行發(fā)送和接收的:主機(jī)向從機(jī)發(fā)送1字節(jié)數(shù)據(jù),從機(jī)也向主機(jī)返1字節(jié)數(shù)據(jù)。數(shù)據(jù)傳輸原則上是全雙工的;但實(shí)際上,大多數(shù)情況下只有一個(gè)方向上的數(shù)據(jù)流包含有意義的數(shù)據(jù)。
SPI格式的主要特性是SCK信號(hào)的無(wú)效狀態(tài)和相位,數(shù)據(jù)傳輸?shù)臅r(shí)鐘由主機(jī)提供。常用的時(shí)鐘設(shè)置基于時(shí)鐘極性(CPOL)和時(shí)鐘相位(CPHA)兩個(gè)參數(shù),CPOL定義SPI串行時(shí)鐘的活動(dòng)狀態(tài),而CPHA定義相對(duì)于從機(jī)輸出數(shù)據(jù)位的時(shí)鐘相位。CPOL和CPHA的設(shè)置決定了數(shù)據(jù)取樣的時(shí)鐘沿。
取決于CPOL和CPHA的設(shè)置不同,SPI共有4種模式,如表1所列。
評(píng)論