利用FPGA處理TMS320C54x與SDRAM的接口問題
4 軟件設(shè)計(jì)
TMS626812A SDRAM有兩兆字節(jié)的存儲容量。所以DSP用兩個(gè)I/O地址向FPGA傳送訪問SDRAM的高低地址。此文中,該兩個(gè)I/O地址對應(yīng)用圖4中的03h(DMA_ADDH)和04h(DMA_ADDL)。另外,還有一個(gè)I/O地址(圖4中的05h)用來向FPGA傳送命令產(chǎn)生SDRAM訪問的信號。
DSP向SDRAM寫數(shù)據(jù)時(shí)的操作步驟如下:
(1)數(shù)據(jù)先被寫到B0或B1。
(2)SDRAM的訪問地址經(jīng)由DSP的I/O地址DMA_ADDH和DMA_ADDL發(fā)送到FPGA中。
(3)DSP向FPGA發(fā)出一個(gè)命令(I/O地址為DMA_CTL)產(chǎn)生控制信號,使SDRAM從B0或B1中讀取數(shù)值。
DSP從SDRAM讀數(shù)據(jù)的操作步驟如下:
(1)DSP傳送訪問SDRAM的地址。
(2)DSP經(jīng)由FPGA傳送一個(gè)命令,使得數(shù)據(jù)從SDRAM中讀到FPGA中。
(3)DSP從B0或B1中讀得數(shù)據(jù)。
圖4為DSP中與數(shù)據(jù)傳送相關(guān)的各類存儲器的分配情況。
具體設(shè)計(jì)時(shí),應(yīng)參考相關(guān)資料進(jìn)行補(bǔ)充。不同的DSP與不同類型的SDRAM接口時(shí),會(huì)有細(xì)微的區(qū)別,電路設(shè)計(jì)完畢后要進(jìn)行認(rèn)真而多方面的測試。
評論