<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 數(shù)字視頻接口——DVI 1.0

          數(shù)字視頻接口——DVI 1.0

          作者: 時(shí)間:2012-03-21 來源:網(wǎng)絡(luò) 收藏

          1 背景介紹

          二十一世紀(jì)剛剛顯現(xiàn)第一縷曙光,正當(dāng)人們享受著以摩爾定律遞增的高速微處理器時(shí),一種新型的視頻接口技術(shù)將帶給人們更加絢麗多彩的視覺感受。這就是業(yè)界剛剛發(fā)展起來的DVIDigital Visual Interface口技術(shù)。隨著以LCD為代表的數(shù)字平板顯示技術(shù)的飛速發(fā)展,DVI必將迅速成為計(jì)算機(jī)顯示的標(biāo)準(zhǔn)視頻接口。

          隨著對(duì)綠色顯示觀念的倡導(dǎo),CRT顯示已由球面發(fā)展到柱面,又從柱面發(fā)展到純平顯示,人們對(duì)屏幕刷新率和圖像幾何失真要求愈來愈高,傳統(tǒng)模擬VGA視頻接口+CRT或LCD顯示器的圖像顯示能力越來越捉襟見肘。制造成本的不斷降低,使LCD等平板顯示技術(shù)已逐步取代傳統(tǒng)的CRT顯示器成為PC機(jī)顯示器的主流。由于要與傳統(tǒng)的VGA模擬接口兼容,其內(nèi)部不得不內(nèi)置一級(jí)ADC數(shù)模轉(zhuǎn)換及PLL電路,將模擬的視頻信號(hào)轉(zhuǎn)化成數(shù)字信號(hào)再進(jìn)行顯示,還要進(jìn)一步針對(duì)CRT顯示的值進(jìn)行校正,得到適合LCD象素特性的灰度信號(hào)。這樣一系列中間環(huán)節(jié)的轉(zhuǎn)換,加上模擬傳輸環(huán)節(jié)中難以抑制的噪聲干擾問題,使得此類平板顯示的圖像信息丟失,并隨著分辨率和場(chǎng)頻的提高而加重。以LCD、PDP、LED、OLED等為代表的平板顯示(包括數(shù)字投影儀)的蓬勃發(fā)展,對(duì)口技術(shù)提出了迫切要求。



          DVI口就是在這種趨勢(shì)下產(chǎn)生的。DVI由Intel、Silicon Image、Compaq、Fujitsu Limited、Hewlett-Packard Company、IBM、NEC合作提出的一種數(shù)字視頻接口標(biāo)準(zhǔn),很好地解決了上述問題,而且還兼容了傳統(tǒng)的VGA接口,是目前極具發(fā)展前途的一種PC機(jī)視頻接口標(biāo)準(zhǔn)。本文的目的在于使讀者迅速掌握DVI的通信協(xié)議,從接口提取視頻信息,擺脫對(duì)計(jì)算機(jī)內(nèi)部復(fù)雜的硬件原理的研究,使DVI接口的高質(zhì)量數(shù)字視頻信息可以按用戶的要求進(jìn)行開發(fā)利用。

          2 DVI接口構(gòu)成

          DVI接口利用最小變換—T.M.D.S. Transition Minimized Differential Signal作為基本電氣鏈接信號(hào)。T.M.D.S.鏈路主要用于將圖像數(shù)據(jù)傳送到顯示器。DVI接口協(xié)議允許使用雙T.M.D.S.鏈路結(jié)構(gòu),從而可以支持超大分辨率的顯示設(shè)備。T.M.D.S.通過先進(jìn)的編碼算法將8bit的象素?cái)?shù)據(jù)轉(zhuǎn)換成10bit的最小變換信號(hào),削弱了傳輸電纜中交叉電磁干擾EMI,并且這種直流平衡的編碼信號(hào)更有利于光纖傳輸。另外這種先進(jìn)的編碼算法可以為接收端提供時(shí)鐘恢復(fù)信號(hào),并允許在較遠(yuǎn)距離傳輸時(shí)(一般小于5m)信號(hào)有較大的抖動(dòng)誤差。

          2.1 DVI體系結(jié)構(gòu)要求

          DVI作為一種面向計(jì)算機(jī)開發(fā)的視頻接口,要與現(xiàn)有的操作系統(tǒng)、硬件平臺(tái)兼容,還要與以前的接口標(biāo)準(zhǔn)保持一定的兼容性。圖1是DVI接口T.M.D.S.的邏輯鏈路結(jié)構(gòu)。DVI支持即插即用功能(Plug and Play)。在系統(tǒng)啟動(dòng)時(shí),DVI提供最低分辨率VGA 640×480模式 系統(tǒng)通過DDC2B協(xié)議訪問顯示器,獲得顯示器對(duì)象素格式的支持情況,通過EDID數(shù)據(jù)獲得關(guān)于顯示器型號(hào)和現(xiàn)實(shí)能力的信息。這些內(nèi)容都是顯示器制造商在顯示器內(nèi)部固化的一段數(shù)據(jù),通過DDCDisplay Data Channel向主機(jī)系統(tǒng)提供自身信息。

          系統(tǒng)啟動(dòng)后會(huì)自動(dòng)加載圖形顯示控制器(即顯卡)的驅(qū)動(dòng)程序。根據(jù)用戶提出的顯示要求,即屏幕的分辨率、色深、刷新率,結(jié)合由DDC獲得關(guān)于顯示器的信息,確定T.M.D.S.的啟用情況。DVI的單T.M.D.S.只提供24bit色深,當(dāng)用戶要求的色深超過24bit時(shí),并且系統(tǒng)已經(jīng)確認(rèn)顯卡和顯示器都支持雙鏈路T.M.D.S.。此時(shí)系統(tǒng)會(huì)啟動(dòng)雙T.M.D.S.鏈路,鏈路0數(shù)據(jù)通道0~2傳輸24bit信息,其它顏色信息由鏈路1(數(shù)據(jù)通道3~5)傳輸;當(dāng)用戶的分辨率和刷新率要求超出單T.M.D.S.鏈路的傳輸能力時(shí)單T.M.D.S.鏈路的最高象素傳輸頻率為165MHz,系統(tǒng)會(huì)啟動(dòng)鏈路1,鏈路0用來傳輸奇數(shù)象素信息,鏈路1用來傳輸偶數(shù)象素信息,并定義顯示器上每一行的第一個(gè)象素為象素1,奇數(shù)象素。由于雙T.M.D.S.鏈路共用一條時(shí)鐘回路,所以雙鏈路工作時(shí),鏈路的時(shí)鐘頻率為象素?cái)?shù)據(jù)帶寬的一半。

          當(dāng)然,DVI接口同樣也支持熱插拔(Hot Plug Detection)和顯示器電源管理等技術(shù)還有對(duì)傳統(tǒng)的模擬VGA的兼容等問題。這些只是DVI作為一種接口標(biāo)準(zhǔn)必須做到的兼容性問題,并不代表DVI本質(zhì)的先進(jìn)性。有關(guān)這些體系要求問題可參閱參考文獻(xiàn)1~3。


          上一頁 1 2 3 下一頁

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();