<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > PCI總線接口技術及其在高速數(shù)據(jù)采集系統(tǒng)中的應用

          PCI總線接口技術及其在高速數(shù)據(jù)采集系統(tǒng)中的應用

          作者: 時間:2012-02-08 來源:網(wǎng)絡 收藏

            數(shù)據(jù)采集是數(shù)字信號處理中非常重要的環(huán)節(jié)。對于不同的任務,數(shù)據(jù)采集要達到的技術指標也不相同。對于瞬態(tài)信號,雷達信號和圖像處理都需要幾MB/s甚至幾十MB/s的超高速采集速率。目前用于PC機的數(shù)據(jù)采集卡大部分是基于ISA總線的,

            這種結構的最大缺點是傳輸速率太低,不能實現(xiàn)數(shù)據(jù)的實現(xiàn)高速傳輸。推出后,以其突出的性能備受計算機和通信業(yè)界的青睞,將取代以往的總線, 成為高檔機及高性能工作站外部件的基石。PCI作為局部總線,一邊與處理器和存儲器總線接口;另一邊為外設擴展提供了高速通道。33MHz、32位的可以實現(xiàn)132MB/s的數(shù)據(jù)傳輸速率;64位的性能加倍。開發(fā)以PCI總線為基礎的數(shù)據(jù)采集設備是技術發(fā)展的必然要求。在實際工作中,利用PCI總線將采集數(shù)據(jù)直接傳到系統(tǒng)內存,可有效解決數(shù)據(jù)的實時傳輸和存儲,為信號的實時處理提供方便。

          1 的結構與功能

            本應用于雷達視頻回波信號的處理。信號由兩路正交視頻回波信號組成,故采用雙通道。采集指標:2路采集信號,采樣率為40M個樣本,A/D采樣字長是10位。每路數(shù)字信號字長取16位,兩路合成路共32位,將32位數(shù)據(jù)分別傳入系統(tǒng)內存的不同區(qū)域,以便后續(xù)處理。系統(tǒng)設計以PCI總線控制器為基礎,通過方式分別將32位數(shù)據(jù)傳輸系統(tǒng)內存的不同區(qū)域。主要功能模塊有:PCI總線控制器、雙口SRAM、采集控制芯片EPLD、A/D部分。系統(tǒng)框圖如圖1所示。

          2 PCI總線控制器的實現(xiàn)

            PCI總線是一個地址/數(shù)據(jù)、命令/字節(jié)選擇信號復用的總線。它采用主從信號雙向握手的方式來控制數(shù)據(jù)的傳輸,其接口電路設計與傳統(tǒng)總線接口電路設計沒有大的區(qū)別。一般來說,一個PCI接口電路應當完成以下幾種功能:(1)地址譯碼及命令譯碼,由于PCI總線可以采用正向方式和負向方式進行譯碼。因此用戶應視應用情況選擇適當?shù)淖g碼方式。一般選擇正向譯碼;為保證不會出現(xiàn)地址沖突,最好采用全地址譯碼;命令信號線C/BE[0~3]必須能加譯碼。(2)地址產生電路。PCI的突發(fā)傳輸方式包括一個地址周期和若干個數(shù)據(jù)周期,因此在PCI接口電路中必須包含高速的地址產生部件,用于向后級應用電路提供連接的地址。(3)控制信號的產生。PCI總線上的數(shù)據(jù)傳輸基本上由FRAME、IRDY、TRDY和DEBVSEL 4根信號線控制,因此必須根據(jù)主從設備的忙閑情況相應產生這些控制信號。另外,PCI接口電路還應完成地址鎖存及數(shù)據(jù)分離、命令鎖存及字節(jié)選擇信號分離的功能。值得注意的是:在設計這個功能時必須考慮到PCI規(guī)范中信號的負載能力。實現(xiàn)PCI總線控制器大體有兩種方式:使用可編程器件和專用接口芯片。采用EPLD和FPGA等編程邏輯器件的優(yōu)點在于其靈活的可編程性。專用芯片可以實現(xiàn)完整的PCI主控模塊和目標模塊接口功能,將復雜的PCI總線接口轉換為相對簡單的接口。用戶可以集中精力于應用設計,而不是調試PCI總線的接口,明顯縮短了開發(fā)時間。本設計應用PLX公司的PCI9054實現(xiàn)總線控制器。

          3 PCI 9054簡介

            PCI 9054是32位/33MHz的通用PCI總線控制器專用芯片。該芯片符合PCI總線規(guī)范2.2版,突發(fā)傳輸速率達到132MB/s。局部總線支持復用/非復用的32位地址/數(shù)據(jù),可為M模式、C模式、J模式中的一種。PCI 9054內部有6種可編程的FIFO,以實現(xiàn)零等待突發(fā)傳輸及局部總線和PCI總線之間的異步操作。9054支持主模式、從模式、傳輸方式,可用于適配卡和嵌入式系統(tǒng)。PCI 9054的結構框圖如圖2所示。

          *主模式操作

            主模式操作就是允許本地的CPU訪問PCI總線上的內存和I/O接口。模式選擇必須在PCI命令寄存器中使能給出,如PCI主設備存儲器和I/O范圍寄存器、PCI基址寄存器、主設備配置和命令寄存器等。主模式操作包括PCI主設備存儲器和I/O譯碼、PCI主設備存儲器和I/O配置訪問、PCI雙地址周期訪問、PCI主設備存儲器寫并無效等操作。


          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();