基于ADSP21161的比相測距雷達(dá)跟蹤控制
1 ADSP21161的主要特點
ADSP21161的主要特點包括:
(1)100MHz的內(nèi)核工作頻率;600MFLOPS(每秒百萬次浮點運算)的浮點運算峰值;單片ADSP21161完成1024點復(fù)數(shù)FFT僅需92μs。
(2)32位單精度(或40位擴(kuò)展精度)IEEE浮點DSP處理器內(nèi)核;有3個獨立的關(guān)聯(lián)計算單元(分別為算術(shù)/邏輯單元、乘法器和移位器);完備的算術(shù)運算指令集;具有16個通用寄存器組;所有運算指令均為單周期指令;支持零等待循環(huán)執(zhí)行和條件轉(zhuǎn)移。
(4)兩套相同的運算處理單元,支持單指令多數(shù)據(jù)流(SIMD)結(jié)構(gòu);利用并行的總線結(jié)構(gòu),在一個周期內(nèi)可以執(zhí)行一次乘法器運算和一次ALU運算,同時還可以對雙端口SRAM進(jìn)行一次讀或者寫的操作。
(5)兩套相同的地址產(chǎn)生單元,有效地支持SIMD結(jié)構(gòu),支持循環(huán)緩沖區(qū)尋址、廣播加載尋址和位反序?qū)ぶ返榷喾N尋址方式,非常適合用于數(shù)字信號處理。
(6)獨立于處理器內(nèi)核的I/O處理器具有DMA控制、存儲器映射和與處理器外部通信的功能;14個DMA通道與雙端口SRAM配合使用,實現(xiàn)了在內(nèi)部存儲器和外部存儲器、外圍輔助設(shè)備、主機(jī)、串行口、鏈路口之間的并行傳輸而不影響DSP處理器內(nèi)核的運算過程;8個串行口和2個鏈路口構(gòu)成的點對點的連接很容易構(gòu)造多處理器系統(tǒng)。[next]
2 比相測距雷達(dá)的基本原理
連續(xù)波比相測距雷達(dá)在頻域完成目標(biāo)的距離、速度等參數(shù)的測量,其基本原理如圖1所示。假設(shè)發(fā)射兩個頻率為f0、f1且頻差為△f的連續(xù)正弦波,其中△f = f1- f0。為了討論方便,所有信號幅度均取為1。發(fā)射信號的兩個分量的電壓波形可分別寫為:
由于多普勒效應(yīng),回波信號產(chǎn)生了頻移。接收機(jī)將兩個回波信號區(qū)分開來,通過混頻、低通濾波、正交雙通道處理、A/D變換,得到兩個多普勒頻移信號的時域離散表達(dá)形式為:
式中,T為數(shù)據(jù)采樣周期;fdo/fd1為對應(yīng)發(fā)射信號的多普勒頻率;c為光速;R0為初始時刻的距離。
對x0(n)和x1(n)分別做FFF處理,搜索出譜峰位置。根據(jù)譜峰位置可求得目標(biāo)的徑向速度,求出譜峰位置的相位。利用兩者的相位差即可確定目標(biāo)對應(yīng)的距離。[next]
3.1 硬件系統(tǒng)設(shè)計
跟蹤控制系統(tǒng)硬件原理框圖如圖2所示,它主要包括數(shù)據(jù)鎖存電路、FIFO存儲電路、計數(shù)控制電路、DSP最小系統(tǒng)四大部分,其中DSP最小系統(tǒng)又包括ADSP21161、EEPROM和SDRAM三個主要組成部分。
前端的數(shù)據(jù)采集模塊對雷達(dá)回波數(shù)據(jù)進(jìn)行混頻、濾波、A/D轉(zhuǎn)換等一系列處理后,輸出時域離散的多普勒頻移信號。數(shù)據(jù)鎖存電路對前端輸入的離散多普勒頻移信號進(jìn)行鎖存,將需要的數(shù)據(jù)寫入FIFO存儲電路。FIFO存儲電路主要用于存儲ADSP21161所需的處理數(shù)據(jù),它要受計數(shù)控制電路的控制。當(dāng)計數(shù)控制電路達(dá)到設(shè)定計數(shù)值時,F(xiàn)IFO停止寫入數(shù)據(jù),同時計數(shù)控制電路向DSP發(fā)出一個中斷信號。測量開始的時候,ADSP21161從嵌入式微機(jī)接收一組控制參數(shù),并對計數(shù)控制電路進(jìn)行初始化。在接收到計數(shù)控制電路發(fā)出的中斷信號時,ADSP21161開始從FIFO存儲電路讀取經(jīng)預(yù)處理后的雷達(dá)回波數(shù)據(jù),然后進(jìn)行FFF等一系列的數(shù)字信號處理,最后得出目標(biāo)的速度、相位差和信噪比等參數(shù),并利用ADSP21161的主機(jī)接口將這些結(jié)果參數(shù)發(fā)送到嵌入式微機(jī),計算出俯仰和方位誤差角之后送往伺服系統(tǒng),以使雷達(dá)始終跟蹤住目標(biāo),并在終端上實時顯示目標(biāo)的有關(guān)參數(shù)。EEPROM用于存儲ADSP21161的軟件代碼及程序所需的一些數(shù)據(jù)。SDRAM則用于解決實時信號處理過程中ADSP21161片內(nèi)存儲器容量不夠的問題。
3.2 軟件系統(tǒng)設(shè)計
程序引導(dǎo)完成之后,ADSP21161首先通過雙口RAM從嵌入式微機(jī)接收一組控制參數(shù),主要包括FFT運算點數(shù)等。然后初始化計數(shù)控制電路,當(dāng)FIFO中的數(shù)據(jù)達(dá)到運算要求時,計數(shù)控制電路給ADSP21161發(fā)送一個中斷信號,此時ADSP21161才開始從FIFO存儲器中讀取經(jīng)預(yù)處理后的目標(biāo)回波數(shù)據(jù)。數(shù)據(jù)采集完成后,為了降低旁瓣,在FFT運算之前要對原始數(shù)據(jù)加窗,然后開始FFT運算。加窗所需的窗函數(shù)和FFT運算所需的旋轉(zhuǎn)因子開始都放置在EEPROM中,在程序引導(dǎo)完成之后利用DMA將它們導(dǎo)入SDRAM。
根據(jù)實際使用情況的不同,為了達(dá)到最佳的處理效果,可以改變FFT點數(shù)。在1024點FFT等點數(shù)比較小的情況下,所有的處理都能在SRAM中完成,此時FFT采用按時域抽取的基-2算法。在16384點FFT等點數(shù)比較大的情況下,SRAM的容量不足以一次完成所有的處理,這時的FYT采用先頻域抽取,再時域抽取,最后重新排序以得到FFT輸出結(jié)果的正常位序。
除了前面提到的速度參數(shù)之外,ADSP21161還要根據(jù)搜索到的譜峰計算俯仰相位差、方位相位差、信噪比等其它參數(shù),最后利用ADSP21161的主機(jī)接口將計算所得的結(jié)果參數(shù)送往嵌入式微機(jī),在那里完成目標(biāo)距離的測量和俯仰誤差角、方位誤差角的計算。
經(jīng)過系統(tǒng)測試,以ADSP21161為核心的跟蹤控制系統(tǒng)能夠較好地完成雷達(dá)信號的實時處理。測距、測速都達(dá)到了比較高的精度,而且能同時跟蹤多個目標(biāo),達(dá)到了系統(tǒng)的設(shè)計要求。
評論