關于C64x+ DSP高速緩存一致性分析與維護
高速緩存(CACHE)作為內核和低速存儲器之間的橋梁,基于代碼和數(shù)據的時間和空間相關性,以塊為單位由硬件控制器自動加載內核所需要的代碼和數(shù)據。如果所有程序和數(shù)據的存取都由內核完成,基于CACHE的運行機制,內核始終能夠得到存儲器中最新的數(shù)據。但是當有其它可以更改存儲器內容的部件存在時,例如不需要內核干預的直接數(shù)據存?。―MA)引擎,就可能出現(xiàn)由于CACHE的存在而導致內核或者DMA不能夠得到最新數(shù)據的現(xiàn)象,也就是CACHE一致性的問題。
C64x+ 存儲器架構
德州儀器(TI)公司對高性能C64x核進行了改進,使其性能大副提升,稱之為C64x+DSP核。C64x+系統(tǒng)的存儲器框圖如圖1所示。存儲器被分成了三級:第一級是L1,包含數(shù)據存儲器(L1D)和代碼存儲器(L1P);第二級是代碼和數(shù)據共用存儲器(L2);第三級是外部存儲器,主要是DDR2存儲器。L1P、L1D和L2的CACHE功能分別由相應的L1P控制器、L1D控制器和L2控制器完成。表 1總結了C64x+平臺上可用的CACHE情況。
圖1 C64x+ 存儲器框圖
表 1 C64x+ CACHE特性
C64x+平臺上L1P用來存儲或者緩存代碼;L1D用來存儲或者緩存數(shù)據。L1P和L1D大小都是32K字節(jié),可以分別配置0K、4KB、8KB、16KB或者32KB作為CACHE,其余作為代碼或者數(shù)據RAM。作為CACHE的部分,用來緩存L2和DDR2的數(shù)據或代碼。作為RAM的部分,可以存儲關鍵的代碼或者數(shù)據使得內核能夠以很高的速度訪問。C64x+平臺上L2 存儲器可用于存儲代碼和數(shù)據。L2上最大可以分配256K字節(jié)CACHE來緩存DDR2中的數(shù)據或代碼。L2中其余部分作為RAM存儲代碼和數(shù)據。
圖 2 內核訪問存儲器流程
評論