<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 脈沖壓縮技術(shù)簡(jiǎn)介及其基于FPGA的設(shè)計(jì)

          脈沖壓縮技術(shù)簡(jiǎn)介及其基于FPGA的設(shè)計(jì)

          作者: 時(shí)間:2014-04-27 來(lái)源:網(wǎng)絡(luò) 收藏

           

          本文引用地址:http://www.ex-cimer.com/article/246042.htm

          圖4 1024點(diǎn)脈沖壓縮狀態(tài)計(jì)算結(jié)果與MATLAB計(jì)算結(jié)果對(duì)比圖

           

           

          圖5 512點(diǎn)脈沖壓縮狀態(tài)計(jì)算結(jié)果與MATLAB計(jì)算結(jié)果對(duì)比圖

           

           

          圖6 256點(diǎn)脈沖壓縮狀態(tài)計(jì)算結(jié)果與MATLAB計(jì)算結(jié)果對(duì)比圖

          圖4至圖6分別對(duì)應(yīng)時(shí)寬為60μs、20μs、6μs,帶寬均為5M的線性調(diào)頻信號(hào)。其中,左圖對(duì)應(yīng)MATLAB的計(jì)算結(jié)果,右圖為 FPGA芯片的輸出結(jié)果。可以看到,F(xiàn)PGA芯片的輸出結(jié)果和MATLAB仿真結(jié)果吻合。經(jīng)測(cè)試驗(yàn)證結(jié)果良好,最大誤差不超過(guò)-76db,在內(nèi)部時(shí)鐘頻率 80MHz條件下,完成1024點(diǎn)FFT 運(yùn)行時(shí)間為146μs ,滿足了雷達(dá)系統(tǒng)實(shí)時(shí)處理要求,達(dá)到了滿意的效果。

          fpga相關(guān)文章:fpga是什么


          脈沖點(diǎn)火器相關(guān)文章:脈沖點(diǎn)火器原理

          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: 脈沖壓縮技術(shù) FPGA

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();