<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的高速數(shù)傳中定時同步設計

          基于FPGA的高速數(shù)傳中定時同步設計

          作者: 時間:2014-05-16 來源:網絡 收藏

          5 算法實現(xiàn)

          本文引用地址:http://www.ex-cimer.com/article/246961.htm

          仿真性能得到保證的前提下,文中對該算法進行了硬件實現(xiàn),并取得了良好的效果。算法硬件實現(xiàn)流程,如圖7所示。

           

           

          信號源部分使用信號發(fā)生器產生300 MHz的BPSK信號,A/D采樣率為1.2 GHz,A/D直接對基帶信號以4倍的符號率采樣,匹配濾波的滾降系數(shù)為0.5,數(shù)字處理部分采用Xilinx公司的Virtex-4系列芯片。算法實現(xiàn)消耗8%的Slices以及14%的DSP48s。

          使用Chipscope觀察,當信噪比為15 dB時,定時同步前后的星座圖對比如圖8所示。

           

           

          6 結束語

          設計了基于數(shù)字濾波平方的全數(shù)字接收機定時同步方法,定時同步環(huán)路主要由定時誤差提取、定時控制與內插濾波器3部分組成。其中定時誤差是由基帶采樣信號進行離散傅里葉變換提取得到,并且文中設計了一種適用于高速通信下的并行實現(xiàn)結構,內插系數(shù)由定時控制模塊計算的小數(shù)間隔確定,從定時控制模塊計算出的整數(shù)間隔相當于重采樣時鐘,對內插后的信號進行采樣,即可得到同步數(shù)據。數(shù)字濾波平方法屬于非數(shù)據輔助型,對載波不敏感,可以先于載波同步進行,算法實現(xiàn)結構屬于前饋式,適合于突發(fā)通信、運算簡單、系統(tǒng)實現(xiàn)方便,仿真與硬件實現(xiàn)結果表明,該設計方案可以較好地解決定時問題。

          fpga相關文章:fpga是什么


          數(shù)字濾波器相關文章:數(shù)字濾波器原理

          上一頁 1 2 下一頁

          關鍵詞: FPGA Matlab

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();