<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 設(shè)計(jì)應(yīng)用 > FPGA及動(dòng)態(tài)可重構(gòu)技術(shù)在軟件無(wú)線電中的應(yīng)用

          FPGA及動(dòng)態(tài)可重構(gòu)技術(shù)在軟件無(wú)線電中的應(yīng)用

          作者: 時(shí)間:2010-09-01 來(lái)源:網(wǎng)絡(luò) 收藏

          2.2 DPR在SDR硬件平臺(tái)中的應(yīng)用

          如圖3所示,平臺(tái)的頂層為調(diào)制解調(diào)算法模塊。本文以美國(guó)軍方短波通信系統(tǒng)標(biāo)準(zhǔn)MIL-STD-188-110B調(diào)制解調(diào)算法的實(shí)現(xiàn)進(jìn)行說(shuō)明,圖4所示為其實(shí)現(xiàn)框圖。

          該標(biāo)準(zhǔn)支持不同的比特速率和交織長(zhǎng)度,在調(diào)制算法中格雷映射、符號(hào)生成和同步前導(dǎo)頭與訓(xùn)練序列有所差別,故將其劃分為動(dòng)態(tài)模塊,其余為靜態(tài)模塊。相應(yīng)的,在解調(diào)模塊當(dāng)中,符號(hào)解析、格雷映射和解交織模塊算法有所差別,劃分為動(dòng)態(tài)模塊。在硬件實(shí)現(xiàn)過(guò)程中,由于不同模塊處理數(shù)據(jù)的速率不相同,因此需增加一個(gè)時(shí)鐘生成模塊,并將其劃分為動(dòng)態(tài)模塊。

          之后,根據(jù)EAPR設(shè)計(jì)流程生成不同條件下的不同功能的部分比特流及全局靜態(tài)比特流。設(shè)計(jì)實(shí)現(xiàn)的動(dòng)態(tài)部分可重構(gòu)調(diào)制解調(diào)器框圖分別如圖5、圖6所示。與模塊化設(shè)計(jì)方法相比,設(shè)計(jì)過(guò)程中動(dòng)態(tài)和靜態(tài)區(qū)域并不需要占據(jù)的整列,提高了的資源利用率。另一點(diǎn)不同之處在于模塊化設(shè)計(jì)方法中總線宏是基于TBUF的,而EAPR總線宏是基于slice的。

          實(shí)驗(yàn)表明,發(fā)射機(jī)系統(tǒng)的一個(gè)部分重配置比特流的大小為269 KB,為全局比特流(1 415 KB)的19.0%,因而所需的用于存儲(chǔ)配置比特流的空間較小,配置速度相對(duì)較快,所需配置時(shí)間約為全局配置時(shí)間的19.0%。

          3 組件在SCA中的集成

          根據(jù)參考文獻(xiàn)[4]的內(nèi)容,可加載到軟件無(wú)線電平臺(tái)上的波形組件分為運(yùn)行于通用處理器上的SCA組件和運(yùn)行于專(zhuān)用硬件處理器(SHP)上的組件。FPGA組件屬于SHP組件中的RPL(寄存器傳輸級(jí)可編程邏輯)組件,用HDL語(yǔ)言實(shí)現(xiàn)功能,但不支持CORBA。為使該類(lèi)型的組件能夠集成到SCA系統(tǒng)中,必須在設(shè)計(jì)時(shí)使其接口滿足特定的規(guī)范,使之具有可移植性和可復(fù)用性。本文中FPGA組件按照OCP協(xié)議進(jìn)行接口封裝。參考文獻(xiàn)[5]介紹了關(guān)于整個(gè)OCP協(xié)議的接口設(shè)置、工作原理和時(shí)序邏輯。

          3.1 FPGA組件的代碼生成

          由于波形應(yīng)用是由波形組件和域描述文件組成的,波形組件完成相應(yīng)的功能,域描述文件提供組件之間的裝配、連接、屬性等信息,因此需要通過(guò)解析軟件組件描述(SCD)文件和接口定義來(lái)獲得OCP接口。SCD文件中定義了組件的端口列表,OCP模塊就是要實(shí)現(xiàn)的組件。在接口庫(kù)中已經(jīng)定義好了各種接口類(lèi)型。通過(guò)查詢接口庫(kù),可以獲得符合要求的接口,具體要實(shí)現(xiàn)的功能則由接口的參數(shù)決定。最終需要產(chǎn)生一個(gè)OCP接口配置文件,它以文本的形式描述了組件的內(nèi)核和接口信息。

          通過(guò)分析OCP接口配置文件,可以生成OCP接口的VHDL代碼。代碼中包括一個(gè)實(shí)體描述和空結(jié)構(gòu)體以及一個(gè)VHDL語(yǔ)言包,實(shí)體表示滿足OCP接口封裝的組件,OCP接口則對(duì)應(yīng)于實(shí)體的端口,端口的類(lèi)型由其所在接口的類(lèi)型決定。組件開(kāi)發(fā)者將完成特定需求功能的代碼移入空的結(jié)構(gòu)體中,便得到組件的完整的VHDL代碼。

          3.2 FPGA組件在SCA中的集成

          SCA組件都需要通過(guò)CORBA進(jìn)行通信,而FPGA組件不使用CORBA,它的實(shí)現(xiàn)可分為實(shí)現(xiàn)體(worker)和通用代理(generic proxy)兩部分。其中worker是在SHP容器中執(zhí)行的功能組件實(shí)體;generic proxy相當(dāng)于SCA中的適配器。

          通用代理是SCA適配器概念的實(shí)例化,是由SHP邏輯設(shè)備的每一個(gè)“執(zhí)行”操作創(chuàng)建的CORBA對(duì)象,類(lèi)似于應(yīng)用工廠在每一次“創(chuàng)建”操作時(shí)創(chuàng)建CF∷Application對(duì)象以及域管理器在每一次“安裝”操作時(shí)創(chuàng)建應(yīng)用工廠。當(dāng)要求SHP邏輯設(shè)備實(shí)例化SHP組件時(shí),通過(guò)使用load、execute命令創(chuàng)建代表SHP容器中實(shí)體的本地CORBA對(duì)象。它可以與SHP容器通信,用于下載、創(chuàng)建、控制和配置worker。相對(duì)于GPP邏輯設(shè)備的執(zhí)行操作會(huì)產(chǎn)生一個(gè)GPP組件實(shí)現(xiàn)本身所對(duì)應(yīng)的CORBA對(duì)象索引,SHP邏輯設(shè)備的執(zhí)行操作會(huì)產(chǎn)生相應(yīng)的通用代理的CORBA對(duì)象索引。

          本文基于FPGA主要實(shí)現(xiàn)了動(dòng)態(tài)部分可重構(gòu)實(shí)驗(yàn)平臺(tái),并將其應(yīng)用到SDR硬件平臺(tái)調(diào)制解調(diào)算法實(shí)現(xiàn)中,提高了系統(tǒng)的靈活性和可擴(kuò)展性。同時(shí)討論了FPGA組件集成到SCA中的設(shè)計(jì)方法以及相關(guān)的技術(shù),從而能夠縮短系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)時(shí)間,增強(qiáng)組件的可移植性、可復(fù)用性和重新被設(shè)計(jì)的能力。


          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: FPGA

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();