<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Xilinx推出業(yè)界第一個多平臺FPGA:Virtex-4系列

          Xilinx推出業(yè)界第一個多平臺FPGA:Virtex-4系列

          作者:電子設(shè)計應(yīng)用 時間:2004-06-16 來源:電子設(shè)計應(yīng)用 收藏
          賽靈思公司(, Inc. (NASDAQ:XLNX))發(fā)布了第四代Virtex™產(chǎn)品——Virtex-4™平臺FPGA的詳細情況。采用革命性的ASMBL™ (Advanced Silicon Modular Block) 架構(gòu),Virtex-4產(chǎn)品線是全球第一個包括多個面向特定領(lǐng)域平臺的FPGA系列產(chǎn)品,在每個價位點都提供了突破性的FPGA性能和功能。最初的Virtex-4系列包括三個平臺:針對邏輯應(yīng)用的Virtex-4 LX、針對超高性能信號處理的Virtex-4 SX以及針對嵌入式處理和高速串行連接的Virtex-4 FX。每一平臺都將提供了系列器件供選擇。Virtex-4系列器件的密度高達20萬邏輯單元,性能高達500 MHz;其密度及性能是目前業(yè)界其它廠商正在生產(chǎn)的器件的兩倍。

          基于賽靈思Virtex系列所獲得的巨大成功,以及賽靈思在90nm工藝技術(shù)方面領(lǐng)先一年時間的領(lǐng)導(dǎo)地位,Virtex-4系列必將超越51億美元的可編程邏輯市場,從價值360億美元的ASIC和ASSP市場中贏得更多份額(市場數(shù)據(jù)來源: Gartner Dataquest 2007 Projection FPGA/CPLD Market)。對于有線和無線通信、存儲和多媒體這些高速增長的技術(shù)領(lǐng)域的系統(tǒng)設(shè)計人員來說,現(xiàn)在他們將可在原來只能采用ASIC和ASSP的應(yīng)用中使用具成本優(yōu)勢的FPGA。

          “利用革命性的ASMBL架構(gòu)所具有的獨特優(yōu)點,Virtex-4系列在目前市場上的所有FPGA中提供了最高水平的性能、密度和最豐富的功能?!辟愳`思公司總裁兼首席執(zhí)行官Wim Roelandts說,“這些因素相結(jié)合,使得Virtex-4系列FPGA成為具成本優(yōu)勢的ASIC和ASSP替代解決方案,同時也使我們可在原來僅由這些器件占據(jù)的應(yīng)用領(lǐng)域中獲得進一步發(fā)展?!?

          一個系列——多個平臺
          Virtex-4系列是革命性的ASMBL架構(gòu)的第一次具體體現(xiàn)?;贏SMBL架構(gòu)的設(shè)計方法,使賽靈思公司可快速經(jīng)濟地構(gòu)建出具有優(yōu)化特性組合的多個針對特定領(lǐng)域的器件平臺。這一多平臺方法使設(shè)計人員可以選擇具有最適合其應(yīng)用的正確特性組合的FPGA平臺,使得邏輯構(gòu)造、塊存儲器、時鐘管理以及XtremeDSP™邏輯片等特性完美地互相配合,支持破紀(jì)錄的500MHz時鐘速度。利用先進的90nm工藝技術(shù)和創(chuàng)新的ASBML架構(gòu)所帶來的優(yōu)勢,該系列器件的邏輯容量可達到無與倫比的20萬邏輯單元。

          Virtex-4系列簡介
          Virtex-4 LX、SX和FX平臺各自提供了不同的內(nèi)核功能組合。邏輯、存儲器、并行和串行I/O、嵌入式處理器、高性能DSP功能、增強時鐘管理、硬IP、混合信號以及其它功能模塊的優(yōu)化組合使它們可以完美地滿足特定領(lǐng)域的應(yīng)用要求。

          Ÿ Virtex-4 LX平臺FPGA主要針對通用邏輯應(yīng)用,提供了最高的邏輯密度和具成本優(yōu)勢的高性能邏輯和I/O。該系列中的器件提供了豐富的邏輯單元,以及嵌入式塊RAM、數(shù)字時鐘管理(DCM)模塊和XtremeDSP/算術(shù)功能,適合處理多種市場中的高密度、I/O密集和高性能的邏輯應(yīng)用。Virtex-4 LX可編程器件重新定義了FPGA功能價格比,是業(yè)界有史以來性價比最高的FPGA產(chǎn)品。

          Ÿ Virtex-4 SX平臺FPGA主要針對高性能信號處理應(yīng)用,如無線通信、視頻、多媒體和高級音頻。該系列中的器件提供了LX平臺器件具有的所有功能,同時針對極高性能實時信號處理提供了極高比例的XtremeDSP邏輯片與嵌入式塊RAM資源。Virtex–4 SX可編程器件具有最高的XtremeDSP邏輯片與邏輯資源比例和最高的嵌入式塊RAM與邏輯資源比例,因此與其它FPGA解決方案相比,能夠以大大降低的功耗提供突破性的DSP性能。此外,500 MHz XtremeDSP邏輯片可以級聯(lián)使用,并且可全速工作。

          Ÿ Virtex-4 FX平臺FPGA主要是為復(fù)雜系統(tǒng)應(yīng)用提供優(yōu)化,特別是網(wǎng)絡(luò)、存儲、電信和嵌入式應(yīng)用中的高速串行連接和嵌入式處理。 該系列中的器件提供了業(yè)界第一個支持600 Mbps至11.1 Gbps之間任何速度的千兆位級串行收發(fā)器,以及帶有硬件加速輔助處理器單元的增強型嵌入式PowerPC 405處理器。此外還提供了豐富的邏輯單元、塊RAM、DCM時鐘管理器和DSP/算術(shù)功能。通過提供完整系統(tǒng)集成所需要的內(nèi)置功能,Virtex-4 FX可編程器件為系統(tǒng)設(shè)計提供了最先進的平臺FPGA器件。

          基于Virtex系列的成功以及工藝技術(shù)領(lǐng)先地位
          Virtex-4平臺FPGA是第四代Virtex系列器件。自從1998年推出Virtex系列器件以來,賽靈思公司已經(jīng)銷售出一千多萬片Virtex器件。Virtex系列創(chuàng)造的累積營收近25億美元,對于賽靈思公司連續(xù)6年來在PLD市場份額的創(chuàng)紀(jì)錄增長做出了重大貢獻。依靠其業(yè)界領(lǐng)先的器件邏輯容量、性能和成本優(yōu)勢,賽靈思Virtex FPGA是全球設(shè)計人員的首選。 由于設(shè)計工具、FPGA架構(gòu)和系統(tǒng)功能的不斷發(fā)展,客戶和合作伙伴能夠在采用Virtex-4的新設(shè)計中充分利用現(xiàn)有IP投資,從而獲得巨大的性能、功耗和價格優(yōu)勢。

          ASMBL架構(gòu)簡介
          新的ASMBL架構(gòu)是一種器件子系統(tǒng)模塊化框架。這一架構(gòu)使賽靈思公司可以快速經(jīng)濟地推出針對不同應(yīng)用領(lǐng)域的FPGA平臺產(chǎn)品。每個領(lǐng)域中都有多種應(yīng)用具有共同的要求,如極高性能信號處理、嵌入式處理和高速連接。因此,客戶可選擇適合特定設(shè)計的具有優(yōu)化功能和特性組合的平臺FPGA器件。ASMBL架構(gòu)利用了先進的倒裝片封裝技術(shù),避免了與傳統(tǒng)芯片設(shè)計相關(guān)的幾何布局約束,如I/O數(shù)量和器件構(gòu)造陣列大小之間的硬相關(guān)性。通過允許電源和地布署在芯片的任意位置,ASMBL架構(gòu)還解決了對片上電源和地信號傳輸提出的越來越苛刻的要求。因此,賽靈思可支持設(shè)計人員利用FPGA器件大大加快設(shè)計開發(fā)時間、降低成本并提高可靠性。

          產(chǎn)品供應(yīng)情況
          Virtex-4 LX平臺FPGA的最初工程樣品將于2004年夏天開始提供,SX和FX平臺的工程樣品也將隨后提供。批量生產(chǎn)時將提供EasyPath支持,從而為大批量生產(chǎn)提供無風(fēng)險的成本降低途徑。通用設(shè)計工具支持也將于2004年夏季提供。



          關(guān)鍵詞: Xilinx

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();