<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 汽車電子 > 設(shè)計(jì)應(yīng)用 > virterx技術(shù)白皮書

          virterx技術(shù)白皮書

          作者:電子設(shè)計(jì)應(yīng)用 時(shí)間:2004-06-16 來源:電子設(shè)計(jì)應(yīng)用 收藏
          平臺(tái)的興起

          隨著Virtex系列在片上系統(tǒng)(SoC)應(yīng)用中的廣泛應(yīng)用,賽靈思()公司引入了平臺(tái)(Platform )的概念。作為領(lǐng)先的可編程邏輯供應(yīng)商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計(jì)算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設(shè)計(jì)方法。通過實(shí)現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實(shí)了自己的實(shí)力。最早的例子是于1991年實(shí)現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Virtex-II PRO™ 中的Power PC 硬處理器以及所有Virtex FPGA器件都支持的MicroBlaze軟處理器內(nèi)核的推出終于使平臺(tái)FPGA概念完全成為現(xiàn)實(shí)。

          由于平臺(tái)FPGA具有靈活的部件集成能力,集成了可編程I/O、功能全面的時(shí)鐘,同時(shí)顯著降低了總體設(shè)計(jì)成本,因此平臺(tái)FPGA迅速替代了大量ASIC SOC設(shè)計(jì)。此外,高性能RISC CPU、 內(nèi)部RAM塊、千兆位高速串行I/O、專用DSP邏輯以及其它系統(tǒng)增強(qiáng)技術(shù)的發(fā)展,更進(jìn)一步鞏固了平臺(tái)FPGA超越與之競(jìng)爭(zhēng)的ASIC SoC器件這一趨勢(shì)。

          架構(gòu)優(yōu)勢(shì)

          為使下一代Virtex-4系列具有全面的優(yōu)勢(shì)并且進(jìn)一步大大降低其成本結(jié)構(gòu),賽靈思公司創(chuàng)造了嶄新的架構(gòu)體系——先進(jìn)的硅組合模塊(ASMBL)架構(gòu)。作為第四代Virtex FPGA ( Virtex-4 )的基礎(chǔ),ASMBL架構(gòu)使得賽靈思公司能夠低成本高效率地發(fā)展多種平臺(tái)FPGA,而且每種平臺(tái)FPGA都具備不同的功能特性組合。Virtex-4結(jié)合了獨(dú)特的先進(jìn)的架構(gòu)優(yōu)點(diǎn),使得平臺(tái)FPGA革命性的進(jìn)入了新領(lǐng)域。ASMBL架構(gòu)使得FPGA在歷史上第一次,可根據(jù)多種目標(biāo)應(yīng)用所需要的功能和/或成本進(jìn)行多方面的應(yīng)用優(yōu)化。

          ASMBL這一革命性的平臺(tái)FPGA概念支持創(chuàng)建不同的功能平臺(tái),不同的功能平臺(tái)中各種的基本功能的比例確定了針對(duì)的目標(biāo)領(lǐng)域(domain)。在Virtex-4 FPGA系列中,最初推出的三個(gè)平臺(tái)主要針對(duì)四個(gè)應(yīng)用領(lǐng)域,分別是邏輯領(lǐng)域、DSP領(lǐng)域、高速互連功能領(lǐng)域和嵌入式處理領(lǐng)域。每個(gè)平臺(tái)都有多款規(guī)模不同的器件,同一平臺(tái)中的器件具有大致相同的功能特性組合比例。根據(jù)目標(biāo)應(yīng)用的成本要求和功能要求,每種器件針對(duì)多個(gè)應(yīng)用分類和子分類。器件與應(yīng)用之間的這種對(duì)應(yīng)關(guān)系,------ 意味著一個(gè)標(biāo)準(zhǔn)平臺(tái)器件可以滿足范圍廣泛的特定應(yīng)用。

          很明顯的是,業(yè)界非常需要具有優(yōu)化功能組合的多種平臺(tái)FPGA器件。然而,最終的器件并不一定是完全專用的。由于此類平臺(tái)FPGA器件可以優(yōu)化滿足大量不同應(yīng)用的成本和功能特性組合要求,因此能靈活地適應(yīng)多種應(yīng)用。此外,采用先進(jìn)的倒裝工藝封裝提供了明顯的電源和地分布優(yōu)勢(shì),這對(duì)于90nm技術(shù)是非常重要的,同時(shí)此技術(shù)還大大改善了平臺(tái)器件的可編程布線能力。這也意味著平臺(tái)FPGA器件能夠以成本效率最高的方式最佳地滿足應(yīng)用要求,而過去通常只有ASIC、ASSP或其他類似器件才能做到這一點(diǎn)。

          “總體成本”優(yōu)勢(shì)

          技術(shù)領(lǐng)先的ASIC和ASSP研發(fā)成本很高且設(shè)計(jì)時(shí)間漫長(zhǎng),這一特點(diǎn)迫使它們主要只能應(yīng)用于經(jīng)過驗(yàn)證的低風(fēng)險(xiǎn)特大批量應(yīng)用。ASIC開發(fā)成本的迅速上漲更加突顯出在領(lǐng)先應(yīng)用和高風(fēng)險(xiǎn)應(yīng)用中使用功能越來越強(qiáng)大的平臺(tái)FPGA的優(yōu)勢(shì)。而這正是賽靈思在未來一代器件系列中所努力開拓的。賽靈思公司同時(shí)推出三個(gè)系列的平臺(tái)FPGA器件極大地增加了滿足特定價(jià)位點(diǎn)的應(yīng)用需求時(shí)設(shè)計(jì)人員的選擇范圍和靈活性,而且肯定會(huì)加快平臺(tái)FPGA擴(kuò)展到更多應(yīng)用領(lǐng)域中的速度。

          FPGA贏得初始設(shè)計(jì)的另一項(xiàng)不容易被注意到的方面是,預(yù)計(jì)的目標(biāo)應(yīng)用批量通常達(dá)不到值得將FPGA設(shè)計(jì)轉(zhuǎn)換為ASIC或標(biāo)準(zhǔn)單元技術(shù)的程度。FPGA零NRE成本所帶來的總體成本優(yōu)勢(shì),使得FPGA 對(duì)比大批量ASIC或ASSP有優(yōu)勢(shì)的總成本批量交叉點(diǎn)進(jìn)一步上移,從而使得情況前所未有地對(duì)FPGA更為有利。對(duì)于設(shè)計(jì)固定后需要更大批量產(chǎn)品的客戶來說,他們發(fā)現(xiàn)利用賽靈思 EasyPath計(jì)劃可以使器件成本在量產(chǎn)上進(jìn)一步降低25%至75%。EasyPatch利用基于客戶設(shè)計(jì)的專門測(cè)試文件對(duì)器件進(jìn)行測(cè)試。測(cè)試過程中僅測(cè)試和通過大批量設(shè)計(jì)文件中使用到器件資源、邏輯和互連資源。這樣就降低了測(cè)試時(shí)間,提高了產(chǎn)量,降低了交付給用戶的器件的總成本,并使得用戶可以毫無風(fēng)險(xiǎn)地過渡到成本更低的解決方案。

          來自iSupply、Gartner Dataquest以及其它來源的業(yè)界新聞和報(bào)告都確認(rèn)了這個(gè)趨勢(shì),即隨著時(shí)間發(fā)展,新啟動(dòng)的ASIC設(shè)計(jì)越來越少,而FPGA贏得的設(shè)計(jì)數(shù)量則越來越多。因此,隨著下一代平臺(tái)FPGA器件將更多的應(yīng)用領(lǐng)域定義為目標(biāo)應(yīng)用,以及推出更多具革命性的FPGA平臺(tái)器件,下一代平臺(tái)FPGA器件將會(huì)越來越多的成為硬件芯片的首選,同時(shí)ASIC的新設(shè)計(jì)也會(huì)越來越少。

          十年的迅速發(fā)展

          在過去十年,賽靈思FPGA的功能呈指數(shù)式飛速提升,這也展示了Virtex-4系列所帶來的極大影響。器件容量提高了250多倍,時(shí)鐘頻率提高了25倍,而存儲(chǔ)器帶寬和I/O帶寬則分別提高了800多倍和1,000多倍。歸一化的器件成本(價(jià)格)降低了300多倍。與其它硅硬件解決方案相比,F(xiàn)PGA的普及程度越來越高也成為明顯的趨勢(shì):DSP和RISC處理器供應(yīng)商承認(rèn)80%以上的板級(jí)設(shè)計(jì)都使用FPGA器件來提供必需的系統(tǒng)級(jí)設(shè)計(jì)靈活性。

          開發(fā)ASMBL架構(gòu)的主要目的就是要降低成本,Virtex-4系列體現(xiàn)了這一目的。不斷降低成本以及適用于更廣泛的應(yīng)用是FPGA發(fā)展的明確趨勢(shì)。在成本方面,一個(gè)關(guān)鍵但又經(jīng)常被忽略的因素是實(shí)際使用FPGA器件資源的方式;沒有兩個(gè)人會(huì)以同樣方式使用技術(shù)、系統(tǒng)或軟件,通常人們所需要的內(nèi)容也各不相同。這一事實(shí)表明可演化的硬件平臺(tái),能夠支持個(gè)性化的大眾市場(chǎng)。Virtex-4進(jìn)一步將可演化硬件的概念擴(kuò)展為滿足標(biāo)準(zhǔn)產(chǎn)品成本限制的硬件平臺(tái),即單個(gè)Virtex-4系列包括多種平臺(tái)FPGA。

          ASMBL的條帶式設(shè)計(jì)模式

          ASMBL架構(gòu)最創(chuàng)新的地方是其器件設(shè)計(jì)效率,即首先設(shè)計(jì)出少量功能確定的90nm硅硬件列(比較困難的地方),然后再高效地重復(fù)利用它們(較簡(jiǎn)單的任務(wù))來創(chuàng)建出多種多樣的器件。賽靈思設(shè)計(jì)人員可以改變不同功能列的數(shù)量和比例來創(chuàng)建一個(gè)不同規(guī)模的FPGA器件平臺(tái)或者系列。根據(jù)應(yīng)用所需要的功能屬性類型,每種(每個(gè)系列)器件最適合于特定類型的應(yīng)用。特別需要指出的是,就象目前的平臺(tái)FPGA器件一樣,針對(duì)特定領(lǐng)域的FPGA系列器件并不是僅僅只能應(yīng)用于特定的應(yīng)用領(lǐng)域,因?yàn)槠骷旧韮?nèi)在的靈活性使其可適用于許多不同類型的應(yīng)用。只不過開始開發(fā)時(shí)瞄準(zhǔn)的是最初的應(yīng)用領(lǐng)域而已。

          Virtex-4:一個(gè)系列——多個(gè)平臺(tái)

          賽靈思公司通過精心設(shè)計(jì)的專門流程來確定滿足特定客戶應(yīng)用要求的優(yōu)化功能特性組合。這些組合定義了主要的處理架構(gòu)類型并由此而確定出邏輯、DSP、高速互連以及嵌入式處理等幾個(gè)應(yīng)用領(lǐng)域。Virtex-4的三個(gè)平臺(tái)所具備的基本功能特性比例可滿足這四個(gè)領(lǐng)域的需要。

          所有Virtex-4平臺(tái)FPGA所共同擁有的是高度靈活的“可編程邏輯”以及其可編程互連資源和I/O結(jié)構(gòu)。對(duì)于特定的平臺(tái)來說,獨(dú)特的地方在于這些邏輯資源如何與其它特殊功能如RAM, DSP blocks, and I/O配合使用。按照不同的比例組合,各種功能特性就可以創(chuàng)建出適合特定類型的通用處理任務(wù)的FPGA平臺(tái)。無論哪種類型的通用處理任務(wù),實(shí)際上適用于相當(dāng)廣泛的多種應(yīng)用。Virtex-4系列所包括的其它增強(qiáng)功能還有新的DCM™ 數(shù)字時(shí)鐘管理功能塊和高速差分時(shí)鐘樹;新的同時(shí)更快的塊狀RAM可以被配置成FIFO;加強(qiáng)型PowerPC405內(nèi)核帶有輔助處理器單元(APU)用于在CPU和邏輯資源間提供直接的接口;改進(jìn)的源同步接口具備1 Gbps并行I/O 能力;串行收發(fā)器支持0.6-11.1 Mbps 速率范圍同時(shí)帶有靈活的DFE接收均衡器;以及用于最高性能數(shù)字信號(hào)處理的具有乘累加(MAC)運(yùn)算功能的增強(qiáng)型XtremeDSP單元。各種系統(tǒng)特性都匹配到500MHz時(shí)鐘頻率,根除了系統(tǒng)設(shè)計(jì)中的瓶頸。

          應(yīng)用領(lǐng)域優(yōu)化的平臺(tái)FPGA

          Virtex-4系列具有三個(gè)平臺(tái):用于高性能和高密度邏輯綜合應(yīng)用的LX平臺(tái),用于高性能信號(hào)處理的SX平臺(tái),用于全功能處理和SoC 嵌入式設(shè)計(jì)連接應(yīng)用的FX平臺(tái)。根據(jù)應(yīng)用的成本和性能要求,三個(gè)平臺(tái)中的任何一款器件都適用于數(shù)量眾多的應(yīng)用。盡管Virtex-4平臺(tái)是針對(duì)特定領(lǐng)域或者特定應(yīng)用分類而優(yōu)化,所有類型的器件都支持多種應(yīng)用。

          某一種應(yīng)用或其計(jì)算處理架構(gòu)可能適合采用一個(gè)特定的FPGA平臺(tái),但這并不意味著該FPGA平臺(tái)總是最適合選擇。讓我們舉一個(gè)很好的例子,使用邏輯資源來實(shí)現(xiàn)一些算法看起來更適合采用面向邏輯領(lǐng)域(LX)的平臺(tái)器件,但同樣的算法也可以在面向DSP(SX)或面向系統(tǒng)(FX)的器件中實(shí)現(xiàn)。同樣,需要簡(jiǎn)單控制處理器的應(yīng)用并不一定非要采用系統(tǒng)領(lǐng)域型FPGA器件(FX)。在DSP型(SX)或邏輯型器件(LX)中實(shí)現(xiàn)一個(gè)軟處理器內(nèi)核(如MicroBlaze),同樣可能滿足應(yīng)用要求。

          Virtex-4 LX——面向邏輯優(yōu)化的平臺(tái)

          最通用的系列是Virtex-4 LX,即邏輯優(yōu)化的FPGA平臺(tái)系列。LX系列功能上與早期的Virtex-II器件類似,沒有較新的Virtex-II Pro™ 器件中所嵌入的PowerPC處理器或高速串行I/O。所有類型的軟IP內(nèi)核都可在這一平臺(tái)的器件中實(shí)現(xiàn),包括各種各樣的DSP模塊和軟件處理器內(nèi)核,如MicroBlaze或PicoBlaze。該平臺(tái)的最主要優(yōu)點(diǎn)是使用了高度集成的通用邏輯單元,從而使其成為成本效率最高的邏輯平臺(tái)。

          Virtex-4 LX平臺(tái)將包括多款從小規(guī)模至大規(guī)模的成員器件,從而使其可適用于多種應(yīng)用。該系列的邏輯密度將會(huì)比目前FPGA器件提高一倍。在300mm晶圓上應(yīng)用先進(jìn)的90nm制造技術(shù)所帶來的成本優(yōu)勢(shì),再加上采用成本效率高的器件封裝,將保證這一平臺(tái)獲得廣泛的接受。與前一代平臺(tái)FPGA相比更高的時(shí)鐘頻率和更低的功耗將使LX平臺(tái)更適用于做為替代ASIC的解決方案。

          Virtex-4 SX——面向信號(hào)處理優(yōu)化的平臺(tái)

          Virtex-4 SX信號(hào)處理/DSP平臺(tái)器件系列中提高了DSP以及RAM單元與邏輯單元的比例。功能模塊比例的改變使得這一FPGA平臺(tái)器件用于高速信號(hào)處理時(shí)比其它Virtex-4平臺(tái)占用的裸片面積更小。在此基礎(chǔ)上再結(jié)合新的DSP邏輯單元,使得可以在Virtex-4 SX平臺(tái)器件中實(shí)現(xiàn)最高性能DSP的同時(shí),成本效率最高。

          具備了顯著提高的DSP帶寬,與先前Virtex-II Pro器件相比又大大降低了功耗,使得Virtex-4 SX平臺(tái)提供了比其他任何器件都高的單位成本DSP性能。每個(gè)DSP邏輯單元可實(shí)現(xiàn)一個(gè)工作時(shí)鐘頻率達(dá)500 MHz的18bit X 18bit MAC。 Virtex-4 DSP專用增強(qiáng)特性包括增加新的工作模式和功能,再與SX平臺(tái)架構(gòu)的其它優(yōu)化相結(jié)合,可支持功能更強(qiáng)大的高級(jí)DSP IP。

          Virtex-4 FX——全功能平臺(tái)

          Virtex-4 FX全功能平臺(tái)系列中提供了PowerPC和高速系列收發(fā)器。先進(jìn)的架構(gòu)、功能特性和制造工藝的結(jié)合使得處理器時(shí)鐘可高達(dá)450 MHz。再配合支持從600Mbps到11.1 Gbps 之間任何速度的高速串行收發(fā)器,F(xiàn)X系列成為功能極為強(qiáng)大的高性能平臺(tái)FPGA系列,可滿足嵌入式計(jì)算處理以及高速互連應(yīng)用領(lǐng)域的要求。

          FX平臺(tái)集成的高級(jí)系統(tǒng)特性對(duì)于電信、存儲(chǔ)和網(wǎng)絡(luò)領(lǐng)域以及其它需要高性能處理和大帶寬I/O的多種應(yīng)用來說非常有用。根據(jù)系統(tǒng)行為,這些應(yīng)用可以分為兩大領(lǐng)域。嵌入式計(jì)算處理領(lǐng)域主要以涉及復(fù)雜數(shù)據(jù)類型的控制流操作為特征。連接應(yīng)用領(lǐng)域則涉及基于消息的計(jì)算處理,并且主要以異步數(shù)據(jù)流操作為主。Virtex-4全功能平臺(tái)器件最適合實(shí)現(xiàn)這兩個(gè)領(lǐng)域中的應(yīng)用。

          全面的系統(tǒng)互連功能平臺(tái)

          整個(gè)Virtex-4系列具有多樣的可編程I/O能力組合,從而形成一個(gè)全面系統(tǒng)互連功能平臺(tái)。此外,賽靈思公司在制定新業(yè)界標(biāo)準(zhǔn)方面處于領(lǐng)導(dǎo)地位,比如創(chuàng)辦UXPI標(biāo)準(zhǔn)組織(參看www.uxpi.org)。Virtex-4互連功能平臺(tái)建立在Virtex-II Pro所獲得的突破性成功基礎(chǔ)之上。Virtex-II Pro成功實(shí)現(xiàn)了高級(jí)電信計(jì)算架構(gòu)(ATCA或AdvancedTCA™)以及PCI Express高級(jí)交換(AS)標(biāo)準(zhǔn)。

          Virtex-4 FX特別適用于必須使用最新的高速串行背板技術(shù),成本效率要求又很高的高端應(yīng)用。成熟的黑箱式IP、功能極強(qiáng)大的Virtex-4 FX平臺(tái)以及積極參與大量標(biāo)準(zhǔn)團(tuán)體的工作,使得賽靈思公司在為業(yè)界確立新I/O標(biāo)準(zhǔn)方面扮演了一個(gè)重要角色。比如,賽靈思公司成功地在基于Virtex的開發(fā)平臺(tái)上結(jié)合了AdvancedTCA™、電信級(jí)Linux以及PCI Express AS,并且在支持全網(wǎng)狀交換解決方案的開發(fā)方面扮演了重要角色。賽靈思公司的eSP網(wǎng)絡(luò)門戶展示了最新的Virtex互連功能平臺(tái),可以為業(yè)界最先進(jìn)的I/O技術(shù)提供關(guān)鍵支持。

          具有應(yīng)用適應(yīng)性的領(lǐng)先IC技術(shù)

          業(yè)界對(duì)成本效率更高及具有更強(qiáng)應(yīng)用適應(yīng)性器件的需求,促使賽靈思公司一次推出了三個(gè)不同的Virtex-4平臺(tái)。新推出的Virtex-4平臺(tái)FPGA在功能和價(jià)值方面都達(dá)到了最大化。用戶可以利用Virtex-4平臺(tái)FPGA實(shí)現(xiàn)范圍廣泛的軟IP和多種處理器內(nèi)核。

          客戶反饋表明用戶已經(jīng)能夠更智能、更高效地使用FPGA可編程構(gòu)造來完成不同的協(xié)處理功能,包括在現(xiàn)場(chǎng)修改性能或功能要求的適應(yīng)能力。Virtex-4系列所提供的這樣一種靈活硬件平臺(tái)的普遍吸引力將會(huì)極大地?cái)U(kuò)展FPGA的應(yīng)用范圍,使FPGA可應(yīng)用于更為廣泛的系統(tǒng)設(shè)計(jì)中。

          Virtex-4平臺(tái)所提供的這種對(duì)應(yīng)用處理類型的控制或選擇能力是設(shè)計(jì)人員從來沒有擁有過的。在實(shí)現(xiàn)范圍廣泛的計(jì)算處理功能時(shí),也提供了無與倫比的巨大靈活性—— 可以在PowerPC中、在協(xié)處理器中實(shí)現(xiàn)任何計(jì)算處理功能組合,或者直接在硬件中實(shí)現(xiàn)所需要的算法。通過根據(jù)性能需求,合理的將控制和數(shù)據(jù)功能進(jìn)行劃分,可以打破控制和數(shù)據(jù)平面間的傳統(tǒng)界限。

          利用多個(gè)Virtex-4平臺(tái),創(chuàng)建針對(duì)特定應(yīng)用領(lǐng)域而優(yōu)化的應(yīng)用子系統(tǒng)的能力,提供了獨(dú)特的靈活性,這也為FPGA確立了更高的標(biāo)準(zhǔn)。硬件和軟件同時(shí)可編程的FPGA器件能夠比ASIC或ASSP更靈活地實(shí)現(xiàn)所需要的設(shè)計(jì)。

          改變?cè)O(shè)計(jì)架構(gòu)研究和設(shè)計(jì)流程

          傳統(tǒng)上比較固定的系統(tǒng)設(shè)計(jì)和ASIC設(shè)計(jì)流程也將會(huì)隨著功能越來越強(qiáng)大的平臺(tái)FPGA器件的推出而被改變。Virtex-4 FPGA的價(jià)值定位非常明確,即以最低的成本提供最強(qiáng)大的功能。此外,這些器件以及相關(guān)的工具對(duì)硬件平臺(tái)開發(fā)流程亦造成重大的影響?,F(xiàn)在,設(shè)計(jì)人員可以在開發(fā)流程中的任何時(shí)間重新考慮、修改或增強(qiáng)系統(tǒng)架構(gòu),因此他們擁有了可以滿足應(yīng)用要求的終極工具組合。對(duì)于存在新興或競(jìng)爭(zhēng)標(biāo)準(zhǔn)的情況,這一靈活性變得極為重要。同樣的能力還可以用來對(duì)硬件進(jìn)行現(xiàn)場(chǎng)修改或增強(qiáng)以滿足新的要求,或者避免昂貴的硬件升級(jí)。憑借支持硬件和/或軟件升級(jí)的任何組合,因此Virtex-4系列提供了最高的現(xiàn)場(chǎng)靈活性。

          設(shè)計(jì)流程中的所有階段都可從Virtex FPGA所提供的增強(qiáng)組合配置能力中受益。這一功能是FPGA所獨(dú)有的,允許在設(shè)計(jì)中的任何地方插入總線或邏輯分析儀。盡管通常在最終發(fā)售的產(chǎn)品中都會(huì)將這一功能去掉,但如果需要解決復(fù)雜的客戶問題或者需要進(jìn)一步增強(qiáng)性能的話,那么仍然需要這一能力。

          工藝技術(shù)領(lǐng)導(dǎo)地位

          做為第一家無晶圓生產(chǎn)線半導(dǎo)體企業(yè),賽靈思公司于2003年初即推出基于先進(jìn)的90nm工藝技術(shù)的產(chǎn)品樣品,充分展示了其在制造工藝技術(shù)方面的領(lǐng)先地位。做為300mm (12英寸)晶圓技術(shù)的早期采用者,賽靈思公司利用這一先進(jìn)技術(shù)制造的器件已經(jīng)銷售出了300多萬片,因此在硅晶圓制造方面積累了豐富的經(jīng)驗(yàn)。Virtex-4系列同時(shí)采用了90nm工藝技術(shù)和300mm晶圓,從而具有明顯的成本優(yōu)勢(shì)。

          與以前的幾代Virtex-II FPGA相比,同時(shí)采用90nm制造工藝技術(shù)和300mm晶圓使得單個(gè)晶圓的Virtex-4裸片產(chǎn)量達(dá)到原來的5倍。單個(gè)晶圓裸片產(chǎn)量的提升以及Virtex-4的架構(gòu)性集成優(yōu)勢(shì)大大降低了整體成本。

          ASMBL架構(gòu)的另一個(gè)重要特點(diǎn)是可有效地利用11層金屬層,從而增強(qiáng)了在條帶狀模塊上的芯片布線能力。增強(qiáng)的布線能力以及分布式I/O結(jié)構(gòu)也是目前以及未來Virtex-4平臺(tái)的關(guān)鍵特點(diǎn)之一。

          結(jié)論

          新推出的革命性Virtex-4 FPGA將加快FPGA技術(shù)應(yīng)用于更多特定領(lǐng)域應(yīng)用的速度。設(shè)計(jì)人員或設(shè)計(jì)小組不僅可選擇理想的平臺(tái),還可選擇合適規(guī)模的器件來最好地實(shí)現(xiàn)所需要的功能。Virtex-4系列的目標(biāo)是在更好滿足現(xiàn)有FPGA客戶需要的同時(shí)支持FPGA用于多種新領(lǐng)域。由于只需要學(xué)習(xí)一種成本更低的工具集、一種設(shè)計(jì)方法和架構(gòu)性特性組合,這還為設(shè)計(jì)人員帶來更多好處。最為重要的是,下一代Virtex-4以最低的成本提供了更高的性能。Virtex-4系列的多個(gè)平臺(tái)將在邏輯密度、DSP和處理性能以及I/O帶寬等所有方面領(lǐng)先于所有FPGA。



          關(guān)鍵詞: FPGA Xilinx

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();