<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > Giga ADC 介紹及雜散分析(下)

          Giga ADC 介紹及雜散分析(下)

          作者: 時間:2014-01-22 來源:網(wǎng)絡(luò) 收藏

          本文引用地址:http://www.ex-cimer.com/article/258428.htm


          3.4信號的優(yōu)化

          為了達(dá)到最佳的輸出性能,在Giga ADC,主要采用了校準(zhǔn)環(huán)路,來優(yōu)化輸入電路的偏置誤差、。如下圖所示,在校準(zhǔn)前后,ADC的性能可以優(yōu)化10dBc以上。



          同時,當(dāng)Giga ADC工作在DES mode,兩路間的skew對于Fs/2- fin的非常重要;芯片提供了兩路的skew調(diào)整功能,可以通過寄存器的配置來降低Fs/2 - fin的雜散,如下圖所示。



          除此之外,ADC的外部輸入電路設(shè)計也需要盡量優(yōu)化,確保兩路差分電路的平衡一致,阻抗的匹配。Giga ADC提供了DESI,DESQ,DESIQ,DESCLKIQ等幾種DES模式下輸入結(jié)構(gòu);綜合輸入平坦度,插入損耗和最終的ADC性能測試結(jié)果,DESIQ模式的性能最佳,并且推薦采用多層Balun和以下的輸入電路。



          4、結(jié)論

          本文主要介紹了TI Giga ADC采用的架構(gòu),通過這一先進的架構(gòu),TI實現(xiàn)了業(yè)界最高采樣率的12bit/10bit ADC,并被廣泛使用到了衛(wèi)星、雷達(dá)、微波等通信領(lǐng)域。同時本文也分析介紹了Giga ADC中的輸出雜散的形成原因,以及相應(yīng)的優(yōu)化措施。

          5、參考資料

          [1] ADC08D1520 Datasheet

          [2] Explicit Analysis of Channel Mismatch Effects in Time-Interleaved ADC Systems, Naoki Kurosawa, etc. 2001, IEEE

          [3] A 1.8-V 1.6-GSample/s 8-b Self-Calibrating Folding ADC With 7.26 ENOB at Nyquist Frequency, Robert C. Taft, etc. 2004, IEEE

          Giga ADC 介紹及雜散分析(上)


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();