超寬帶(UWB)定位系統(tǒng)發(fā)射機(jī)基帶的系統(tǒng)設(shè)計(jì),功能模塊分解、硬件實(shí)現(xiàn)
4.1.7導(dǎo)頻和保護(hù)子載波插入
在本文設(shè)計(jì)中,導(dǎo)頻和保護(hù)子載波插入也是利用雙口塊RAM來(lái)實(shí)現(xiàn)的,根據(jù)子載波映射到IFFT的輸入端口的編號(hào),將相應(yīng)數(shù)據(jù)對(duì)應(yīng)的復(fù)數(shù)寫(xiě)入雙口塊RAM的地址中,當(dāng)進(jìn)行IFFT變換時(shí),只需將其順序讀出即可。
對(duì)工程文件進(jìn)行綜合、布局布線后仿真,得到如圖4.22所示結(jié)果。
圖4.22 導(dǎo)頻和保護(hù)子載波插入仿真結(jié)果
其中PIEN=1代表導(dǎo)頻與保護(hù)子載波插入開(kāi)始,將插入后的數(shù)據(jù)從雙口RAM中順序讀出,就得到了最后輸出的結(jié)果。
使用Chipscope添加觀察信號(hào)采樣時(shí)鐘、觸發(fā)信號(hào)和待觀察信號(hào),重新綜合、布局布線生成bit文件,下載到目標(biāo)板后用ChipScope進(jìn)行在線測(cè)試,得到觀測(cè)結(jié)果如圖4.23所示。通過(guò)仿真結(jié)果和在線測(cè)試結(jié)果的對(duì)比,可以驗(yàn)證設(shè)計(jì)的正確性。
圖4.23 導(dǎo)頻和保護(hù)子載波插入在線測(cè)試結(jié)果
4.1.8IFFT變換
在MB-OFDM-UWB系統(tǒng)中,OFDM調(diào)制和解調(diào)可以分別通過(guò)IFFT/FFT來(lái)實(shí)現(xiàn),頻域數(shù)據(jù)符號(hào)經(jīng)過(guò)N點(diǎn)的IFFT運(yùn)算變換為時(shí)域信號(hào),接下來(lái)便可以傳輸給射頻前端發(fā)射出去。
本文利用Xilinx的Ipcore FFT v5.0來(lái)實(shí)現(xiàn)IFFT功能,F(xiàn)FT v5.0核采用DIT的Cooley-Tukey算法,提供4種不同的結(jié)構(gòu): Pipelined, Streaming I/O, Radix—4 Burst I/O,Radix—2 Burst I/O,Radix—2 Lite Burst I/O,
在這四種結(jié)構(gòu)中,第一種流水式輸入/輸出可以實(shí)現(xiàn)連續(xù)幀處理,速度最快,但也需要最多的乘法器?;?突發(fā)式輸入/輸出結(jié)構(gòu)擁有較小的結(jié)構(gòu),需要較少的資源,但必須等待前一幀數(shù)據(jù)處理完成,才能處理下一幀數(shù)據(jù),轉(zhuǎn)換時(shí)間較第一種長(zhǎng)。另外兩種基2結(jié)構(gòu)較為簡(jiǎn)單,使用資源也最少,但是速度也是最慢的。
基于運(yùn)算速度和芯片資源的綜合考慮,本文采用Radix—4 Burst I/O結(jié)構(gòu)的IFFT配置方式,F(xiàn)FT IP核模塊框圖如圖所示[32]。
圖4.24 FFT IP核模塊框圖
上面已經(jīng)講到,采用Burst I/O模式的IFFT核需要等待前一幀數(shù)據(jù)處理完成才能輸入下一幀,如果輸入使用原來(lái)的SYS_CLK_D時(shí)鐘來(lái)作為IFFT變換的時(shí)鐘,在下一幀來(lái)的之前是無(wú)法完成計(jì)算的,因此,需要對(duì)輸入IFFT的數(shù)據(jù)進(jìn)行時(shí)鐘轉(zhuǎn)換,將速度提升一倍,以滿足時(shí)序要求。當(dāng)IFFT變換完成后,再利用時(shí)鐘轉(zhuǎn)換模塊將數(shù)據(jù)調(diào)整回原來(lái)的速率。實(shí)現(xiàn)框圖如圖4.25所示
圖4.25 IFFT 實(shí)現(xiàn)框圖
仿真結(jié)果如圖4.26所示
圖4.26 IFFT模塊仿真結(jié)果
從圖中可以看出,每組輸入數(shù)據(jù)都能滿足在上一組數(shù)據(jù)輸出結(jié)束后開(kāi)始輸入,從而滿足突發(fā)式輸入輸出的設(shè)計(jì)要求。使用Chipscope添加觀察信號(hào)采樣時(shí)鐘、觸發(fā)信號(hào)和待觀察信號(hào),重新綜合、布局布線生成bit文件,下載到目標(biāo)板后用ChipScope進(jìn)行在線測(cè)試,由于受到資源的限制,采樣深度和采樣信號(hào)個(gè)數(shù)都受到限制,只能夠采樣一些關(guān)鍵的數(shù)據(jù),得到觀測(cè)結(jié)果如圖4.27所示。通過(guò)仿真結(jié)果和在線測(cè)試結(jié)果的對(duì)比,可以驗(yàn)證設(shè)計(jì)的正確性。
圖4.27 IFFT在線測(cè)試結(jié)果
4.2本章小結(jié)
在這一章中,根據(jù)第三章的設(shè)計(jì)方案,完成對(duì)各個(gè)模塊的Verilog HDL程序編寫(xiě)仿真,以及在ISE仿真平臺(tái)上進(jìn)行詳細(xì)的驗(yàn)證,我們選用Xilinx公司的Spartan-6型FPGA作為目標(biāo)硬件,使用Verilog HDL作為描述語(yǔ)言。對(duì)于硬件實(shí)現(xiàn)的驗(yàn)證調(diào)試采用了Xilinx公司的在線片內(nèi)信號(hào)分析工具ChipScope Pro,通過(guò)FPGA上的實(shí)測(cè)結(jié)果與Modelsim 上的仿真的比較結(jié)果驗(yàn)證設(shè)計(jì)的正確性。
pa相關(guān)文章:pa是什么
評(píng)論