<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 元件/連接器 > 設計應用 > 一種基于FPGA的UART接口開發(fā)方案

          一種基于FPGA的UART接口開發(fā)方案

          作者: 時間:2014-09-11 來源:網(wǎng)絡 收藏

            由于的功能日益強大,開發(fā)周期短、可重復編程等優(yōu)點也越來越明顯,可以在芯片上集成功能模塊,從而簡化電路,縮小PCB面積,提高系統(tǒng)可靠性。此外,的設計具有很高的靈活性,可以方便地進行升級和移植。

          本文引用地址:http://www.ex-cimer.com/article/262819.htm

            設計背景

            通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,)可以和各種標準串行接口,如RS 232和RS 485等進行全雙工異步通信,具有傳輸距離遠、成本低、可靠性高等優(yōu)點。一般由專用芯片如8250,16450來實現(xiàn),但專用芯片引腳都較多,內含許多輔助功能,在實際使用時往往只需要用到UART的基本功能,使用專用芯片會造成資源浪費和成本提高。

            一般而言UART和外界通信只需要兩條信號線RXD和TXD,其中RXD是UART的接收端,TXD是UART的發(fā)送端,接收與發(fā)送是全雙工形式。由于可編程邏輯器件技術的快速發(fā)展,F(xiàn)PGA的功能日益強大,其開發(fā)周期短、可重復編程的優(yōu)點也越來越明顯,在FPGA芯片上集成UART功能模塊并和其他模塊組合可以很方便地實現(xiàn)一個能與其他設備進行串行通信的片上系統(tǒng)。

            設計要求

            本接口作為一個關于內容保護系統(tǒng)的電路板的一部分,主要用于和計算機進行通信,也可與其他帶UART接口的電路板進行通信。對數(shù)據(jù)傳輸速率要求不高,傳輸距離也不要求很長,但傳輸數(shù)據(jù)要求準確可靠。該接口可用來監(jiān)控電路內部狀態(tài),將FPGA內部信息通過串口輸出至計算機,以達到輔助調試電路的目的。另外,電路板上的FPGA外掛有串行Flash,可通過串口對Flash進行調試,將Flash中的數(shù)據(jù)輸出至計算機,并可將數(shù)據(jù)通過串口寫入Flash中。簡而言之,該接口是作為計算機與電路板的一個可靠的雙向數(shù)據(jù)傳輸通道。

            UART的實現(xiàn)原理

            UART是異步通信方式,通信的發(fā)送方和接收方各自有獨立的時鐘,傳輸?shù)乃俾视呻p方約定。本設計采用最常用的每秒9600波特的傳輸速度。

            UART的通信協(xié)議十分簡單,以低電平作為起始位,高電平作為停止位,中間可傳輸5~8比特數(shù)據(jù)和1比特奇偶校驗位,奇偶校驗位的有無和數(shù)據(jù)比特的長度由通信雙方約定。一幀數(shù)據(jù)傳輸完畢后可以繼續(xù)傳輸下一幀數(shù)據(jù),也可以繼續(xù)保持為高電平,兩幀之間保持高電平,持續(xù)時間可以任意長。本方案采用不添加校驗位的方法,以提高數(shù)據(jù)傳輸效率。發(fā)送端發(fā)送數(shù)據(jù)時先發(fā)一低電平,然后發(fā)送8比特數(shù)據(jù),之后馬上把信號拉高,從而完成一幀數(shù)據(jù)傳送。接收端接收到低電平時開始計數(shù),然后接收8比特信息位后如果檢測到高電平即認為已接收完一幀數(shù)據(jù),繼續(xù)等待下一幀起始信號低電平的到來,若接收完8比特數(shù)據(jù)后沒有檢測到高電平則認為這不是一幀有效數(shù)據(jù),將其丟棄,繼續(xù)等待起始信號。時序關系如圖1所示,收發(fā)可同時進行,互不干擾。

            

          1.jpg

           

            圖1 接口的工作時序

            硬件電路原理圖及說明

            一個完整的接口是一個25針的D型插頭座,25針的連接器實際上只有9根連接線,所以就產生了一個簡化的9針D型插頭座,常用的就是一個9針的D型插頭座。通常只用到一根發(fā)送信號線、一根接收信號線和一條地線,其余的振鈴指示、請求傳送、清除傳送、準備就緒及數(shù)據(jù)載波檢測等線可以做懸空處理。

            RS-232標準規(guī)定邏輯1的電平為 -15~-3V,邏輯0的電平為+3~+15V。CMOS電路的電平范圍一般是從0V到電源電壓,F(xiàn)PGA的I/O輸入輸出電壓通常為0~3.3V,為了與FPGA 供電電壓保持一致,必須加電平轉換芯片。選用Maxim公司的MAX3232電平轉換芯片,電路原理圖如圖2所示。

            

          2.jpg

           

            圖2 RS-232接口電路

            連線采用最簡單的3 線制連接模式,即只需要兩根信號線和一根地線來完成數(shù)據(jù)收發(fā)。而FPGA 只需要選擇兩個普通I/O引腳分別與接口芯片MAX3232 對應引腳T2IN、R2OUT相連即可完成將串口電平轉換為設備電路板的工作電平,即實現(xiàn)RS-232電平和TTL/ CMOS 電平的轉換。一個MAX3232芯片可以支持兩個串口的電平變換,我們選擇其中的一組接口,圖中的4個電阻可以省去。在電路中加入了0Ω的跳線電阻,是為了在這組接口出故障時可以方便地跳線,使用另一組接口。

            軟件設計

            異步收發(fā)器由波特率發(fā)生器、UART接收器和UART發(fā)送器三個模塊構成。采用的是每秒9600波特的傳輸速度,而系統(tǒng)提供的時鐘是 10MHz,這就要求進行速率變換。在實際中由于電路中存在干擾等因素,在數(shù)據(jù)邊緣進行采樣容易發(fā)生誤判,只有在數(shù)據(jù)的中央進行采樣出錯的概率才能降到最低,所以使用16倍于波特率的時鐘,即9600×16Hz=15600Hz。因此波特率發(fā)生器輸出的時鐘頻率應為15600Hz,UART 收發(fā)的每一個數(shù)據(jù)寬度都是波特率發(fā)生器輸出的時鐘周期的16倍,采用Altera公司芯片內部自帶的鎖相環(huán)可以方便地實現(xiàn)。UART接收器和UART發(fā)送器均采用Verilog語言編程實現(xiàn)。

            通常使用的數(shù)據(jù)多為并行數(shù)據(jù),為了方便與系統(tǒng)中其他電路互連,UART接收器的輸出數(shù)據(jù)和UART發(fā)送器的輸入數(shù)據(jù)均為8比特并行數(shù)據(jù)。 UART接收器將串行數(shù)據(jù)接收下來并將其轉化為并行數(shù)據(jù)送出,UART發(fā)送器將輸入的并行數(shù)據(jù)轉換為串行數(shù)據(jù)并按照UART的幀格式輸出。

            

          3.jpg

           

            圖3 UART接收器符號圖

            圖3為UART接收器的符號圖,其中rst為全局復位信號,rxd為串行數(shù)據(jù)輸入端,baudClk16x為輸入時鐘,dataOut[70] 為并行數(shù)據(jù)輸出口,irq為輸出數(shù)據(jù)的指示信號。首先接收器等待起始位的到來,在每個時鐘上升沿檢測輸入數(shù)據(jù)是否為低電平,若檢測到低電平,則開始計數(shù),如果連續(xù)8個時鐘內輸入數(shù)據(jù)均為低電平,則認為起始信號有效,其中若有一次采樣得到的為高電平則認為起始信號無效,返回初始狀態(tài)重新等待起始信號的到來。認定起始信號有效后,每隔16個時鐘采樣一次,這樣就可以保證每次都在數(shù)據(jù)的中點出采樣,將采樣結果送入8比特的移位寄存器,8比特數(shù)據(jù)采樣結束后,間隔 16個時鐘采樣停止位。如果采得的是高電平,則認為這幀數(shù)據(jù)有效,將移位寄存器中的數(shù)據(jù)并行送出同時將輸出數(shù)據(jù)的指示信號置高,然后接收器復位,重新等待下一幀的到來;若采得的為低電平,則認為這不是一幀有效數(shù)據(jù),不將移位寄存器中的數(shù)據(jù)輸出,直接返回初始狀態(tài)。

          電氣符號相關文章:電氣符號大全


          fpga相關文章:fpga是什么


          鎖相環(huán)相關文章:鎖相環(huán)原理

          上一頁 1 2 下一頁

          關鍵詞: FPGA UART RS-232

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();