<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 新品快遞 > Silicon Labs推出新型PCI Express緩沖器簡化數據中心時鐘設計

          Silicon Labs推出新型PCI Express緩沖器簡化數據中心時鐘設計

          作者: 時間:2014-12-04 來源:電子產品世界 收藏

            為互聯(lián)網基礎設施提供高性能時鐘解決方案的領導廠商SiliconLabs(芯科實驗室有限公司)今天宣布推出PCIExpress(PCIe)Gen1/2/3扇出,此產品為包括服務器、存儲器和交換機在內的數據中心應用而設計。針對當今領先的x86主板和服務器系統(tǒng),新型的Si5310x/11x/019 PCIe是業(yè)內最高能效的扇出,有效擴展了不斷壯大的PCIe計時產品線。憑借靈活的輸出數量選項,新型的PCIe緩沖器能夠完整滿足98%的基于x86的服務器/存儲器主板設計需求。

          本文引用地址:http://www.ex-cimer.com/article/266371.htm

            

           

            多年以來,數據中心設備制造商不得不在有限的供應商中選擇通過主要x86CPU和芯片組供應商認證的PCIeGen3緩沖器。這些傳統(tǒng)的PCIe緩沖器通?;谑趾碾姷暮懔鬏敵黾夹g,每個輸出至少需要4個片外終端電阻器以及一個參考電阻器,增加了物料清單(BOM)成本。隨著能耗和散熱成本逐漸成為數據中心設計的關鍵所在,開發(fā)人員越來越傾向于尋求那些既能提供最大能源效率,又符合嚴格的x86主板規(guī)格的計時產品。SiliconLabs的Si5310x/11x/019系列產品能夠為設備制造商提供低功耗、標準兼容的PCIe緩沖器產品,這些產品不僅通過了主要x86 CPU和芯片組供應商的認證,而且也獲得強大的技術支持。

            超過90%以上的現(xiàn)有主板設計依舊采用基于恒流輸出技術的PCIe緩沖器。為了滿足這些現(xiàn)有市場的需求,SiliconLabs新型Si53019PCIe恒流緩沖器提供了一個完全認證的直接替換兼容解決方案,并且與傳統(tǒng)解決方案相比,能耗減少30%。

            為了進一步降低功耗,SiliconLabs的Si5310x和Si5311x器件使用創(chuàng)新的推挽輸出架構,可提供業(yè)界最低能耗的PCIe緩沖器系列產品。這些器件比恒流緩沖器減少60%的功耗,同時減少每路輸出所需的片外電阻器,顯著的減少了片外器件數量,簡化了印刷電路板(PCB)的設計。例如,通過使用SiliconLabs的19路輸出的Si53119推挽緩沖器代替?zhèn)鹘y(tǒng)的恒流器件,開發(fā)人員能夠節(jié)省將近1W的能耗,并且減少了39個片外器件。

            針對采用新型基于ARM®SoC的超大規(guī)模服務器和存儲市場的系統(tǒng)設計,SiliconLabs的Si5310x和Si5311x推挽輸出芯片也是最佳的PCIe計時解決方案。與基于x86的設計相似,應用于服務器和存儲設備的基于ARM的SoC平臺,使用PCIe作為主要的系統(tǒng)數據總線和互連方式。隨著系統(tǒng)級能效逐漸成為超大規(guī)模架構的關鍵所在,采用推挽輸出的新型Si5310x和Si5311x器件便成為了服務器和存儲平臺設計的理想選擇(無論其采用何種CPU架構)。

            除了考慮能耗之外,數據中心設備的制造商也面臨著保持信號完整性的挑戰(zhàn),因為通常需要在長達60英寸的電路板之間傳輸時鐘信號。在如此長的距離中,PCIe時鐘的上升和下降時間將延長并變慢,這也導致抖動性能降低,系統(tǒng)丟包率升高。SiliconLabs的PCIeGen3緩沖器設計旨在能夠提供長距離時鐘信號傳輸,同時保持兼容標準的PCIe上升和下降時間規(guī)格,從而防止抖動增加和丟包率上升。

            SiliconLabs的新型PCIe緩沖器系列產品支持6、8、12、15、19路輸出,同時具有恒流和推挽輸出緩沖器,這使得開發(fā)人員能夠為每個應用定制最佳的計時解決方案。SiliconLabs的芯片與傳統(tǒng)PCIe緩沖器引腳和功能兼容,憑借增強能源效率、信號完整性和抖動性能,可提供給開發(fā)人員最優(yōu)秀的可選方案。

            SiliconLabs時鐘產品營銷總監(jiān)JamesWilson表示:“移動互聯(lián)網流量和云計算正在推動更快、更高性能的數據中心設備選擇支持PCIe標準和主要x86規(guī)范的高精度計時解決方案。我們已經擴展了PCIe計時產品線,現(xiàn)在包括完全符合x86規(guī)范的PCIeGen3扇出緩沖器,能夠極大降低數據中心設備的功耗、成本和復雜性。我們新型的PCIe產品有效補充了的任意頻率時鐘發(fā)生器,為服務器、交換機和存儲設計提供了單芯片時鐘樹解決方案。”

            SiliconLabs提供廣泛的時鐘產品線,包括頻率靈活的時鐘發(fā)生器、抖動衰減器、時鐘緩沖器、PCIe時鐘和振蕩器,能夠滿足各類物聯(lián)網基礎設施應用。這些高性能的計時解決方案使得開發(fā)人員能夠通過單一的一站式購齊的供應商,為數據中心、核心網絡、無線基礎設備、寬帶接入以及測試和測量設計提供滿足需求的完整計時解決方案。

            價格和供貨

            Si531xx和Si53019PCIe扇出緩沖器現(xiàn)在已經量產,可提供樣片。在一萬片采購量時,Si531xx推挽輸出緩沖器單價為1.70美元起,Si53019恒流輸出緩沖器單價為2.85美元起。為了加速采用推挽輸出時鐘緩沖器的服務器和存儲應用的開發(fā),提供了Si53108-EK、Si53112-EK和Si53119-EK評估板,每個售價均為125美元(廠商建議零售價)。

          交換機相關文章:交換機工作原理


          存儲器相關文章:存儲器原理


          負離子發(fā)生器相關文章:負離子發(fā)生器原理
          衰減器相關文章:衰減器原理


          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();