基于FPGA的LCD顯示遠程更新的設(shè)計方案及原理圖
Nexys3基本系統(tǒng)生成器(BSB)支持包自動生成一個測試應(yīng)用程序的以太網(wǎng)MAC。ISE的設(shè)計可以使用IP內(nèi)核發(fā)生器用向?qū)韯?chuàng)建一個以太網(wǎng)MAC控制器IP核。如果COL此信號置位時表示碰撞條件的檢測MLL模式。在MLL模式中:
本文引用地址:http://www.ex-cimer.com/article/266573.htm1.傳輸數(shù)據(jù)時的控制信號為TXCLK,當TXCLK為上升沿時控制器同步傳輸數(shù)據(jù),TXEN為高電平時表明此時控制器傳輸?shù)臄?shù)據(jù)是有效的,若TXER為高電平時,說明傳輸檢測到錯誤。
2.接受數(shù)據(jù)時,在RXCLK為上升沿時RXD[3:0]開始接受數(shù)據(jù)??刂菩盘朢XCLK為上升沿接收數(shù)據(jù)時,接受信號RXDV為高電平。如果RXER為高電平時說接受檢測到錯誤。
MDIO信號是表明串行管理接口的數(shù)據(jù)輸入/輸出,MDC是串行管理接口的時鐘信號
(3) LCD模塊的結(jié)構(gòu)圖
圖5 LCD模塊結(jié)構(gòu)圖
為盡可能減少針腳數(shù)從而達到管腳復(fù)用的目的,FPGA通過四位數(shù)據(jù)線接口控制LCD,由于在初始化之后,所有的數(shù)據(jù)和命令都以8位傳送,故每8位命令被分成2個四位即高4位和低4位,先傳高4位,后傳低4位,其間間隔只是1us。數(shù)據(jù)線上的四個390Ω電阻是用來防止管腳超載起到保護的作用。下圖是LCD的初始化流程圖
圖4 LCD初始化流程圖
(5)按鍵模塊
圖6 按鍵模塊圖
系統(tǒng)完成初始化后,Spartan-6 FPGA的C4,D9,A8,C9管腳都是低電平,當有一個按鍵按下時,對應(yīng)的管腳會變成3.3V高電平,按鍵掃描程序檢測出高電平后跳轉(zhuǎn)到相應(yīng)的中斷地址,執(zhí)行中斷程序。
(6)存儲器模塊
圖7 存儲器模塊
本設(shè)計使用Nexys3 SPARTAN6開發(fā)板上的存儲資源Cellular RAM 作為存儲器,采用同步模式進行傳輸,時鐘信號CLK低電平時有效。 在讀模式時,寫使能引腳WE為高電平,ADV,CRE,CE,OE,LB,UB為低電平,地址信號從ADDR[25:0]輸入,保存的數(shù)據(jù)從DQ[15:0]輸出;在寫模式時,WE,ADV,CRE,CE,LB,UB為低電平狀態(tài),OE可以為任何狀態(tài)。地址信號從ADDR[25:0]輸入,需要存儲的數(shù)據(jù)從DQ[15:0]端輸入。
LCD顯示屏相關(guān)文章:lcd顯示屏原理
lcd相關(guān)文章:lcd原理
評論