<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于JTAG的調(diào)試器、接口及控制器等經(jīng)典設(shè)計(jì)匯總

          基于JTAG的調(diào)試器、接口及控制器等經(jīng)典設(shè)計(jì)匯總

          作者: 時(shí)間:2015-01-07 來源:網(wǎng)絡(luò) 收藏

            JTAG(JointTestActionGroup,聯(lián)合測(cè)試行動(dòng)組)是一種國際標(biāo)準(zhǔn)測(cè)試協(xié)議(兼容)。標(biāo)準(zhǔn)的JTAG接口是4線——TMS、TCK、TDI、TDO,分別為模式選擇、時(shí)鐘、數(shù)據(jù)輸入和數(shù)據(jù)輸出線。JTAG的主要功能有兩種,一類用于測(cè)試芯片的電氣特性,檢測(cè)芯片是否有問題,另一類用于Debug,對(duì)各類芯片以及其外圍設(shè)備進(jìn)行調(diào)試。本文介紹基于JTAG的調(diào)試器及接口設(shè)計(jì),供大家參考。

          本文引用地址:http://www.ex-cimer.com/article/267832.htm

            基于Flash和JTAG接口的FPGA多配置系統(tǒng)

            本文選用大容量NOR Flash存儲(chǔ)器來存儲(chǔ)配置碼流,并利用JTAG接口完成配置碼流下載的FPGA多配置解決方案。與System ACE方案相比,該方案不僅能快速完成多個(gè)配置碼流的下載,還具有更高的配置速度和更低的實(shí)現(xiàn)成本。

            一種嵌入式系統(tǒng)實(shí)現(xiàn)的JTAG調(diào)試器

            本文實(shí)現(xiàn)的JTAG調(diào)試器具有基本的調(diào)試功能, 尚不具備完善的用戶操作界面, 特別是圖形操作界面, 另外網(wǎng)絡(luò)功能也需要進(jìn)一步完善。但調(diào)試器的設(shè)計(jì)和實(shí)現(xiàn)方法對(duì)于設(shè)計(jì)類似調(diào)試器具有參考價(jià)值。為了提高JTAG調(diào)試器速率, 還可以采用或FPGA實(shí)現(xiàn)JTAG時(shí)序,通過存儲(chǔ)器形式與調(diào)試器接口, 這將在提高速度的同時(shí), 減輕調(diào)試器的負(fù)擔(dān)。

            基于JTAG的星型掃描接口的設(shè)計(jì)及其仿真

            本文為解決系統(tǒng)集成復(fù)雜度越來越高所帶來的測(cè)試調(diào)試任務(wù)困難,標(biāo)準(zhǔn)規(guī)范了一種支持星型掃描功能的IEEE 1149.7測(cè)試訪問端口(在本文中稱為TAP.7接口),其接口在原有的端口(JTAG)器件的基礎(chǔ)上提供新的功能與特征。

            基于JTAG口對(duì)DSP外部Flash存儲(chǔ)器的在線編程設(shè)計(jì)

            在采用TI數(shù)字信號(hào)處理器(DSP)的嵌放式硬件系統(tǒng)開發(fā)完成,軟件也有CCS2.0集成開發(fā)環(huán)境下仿真測(cè)試通過后,怎樣將編譯、鏈接后生成的可執(zhí)行文件(.Out),經(jīng)過轉(zhuǎn)換后的十六進(jìn)制文件(.Hex)寫入硬件系統(tǒng)的Flash存儲(chǔ)器中,讓系統(tǒng)脫機(jī)運(yùn)行,這是許多DSP開發(fā)人員及初學(xué)者遇到并需要解決的問題。本文以TMS320C6711-150 DSK板為例,介紹“在線仿真狀態(tài)下”對(duì)Flash的編程。

            基于JTAG邊界掃描方式的重構(gòu)控制器的設(shè)計(jì)

            本文介紹一種基于“ARM處理器+FPGA”架構(gòu)的重構(gòu)控制器,其主要功能是控制按照用戶不同需求調(diào)用不同的方案配置目標(biāo)可編程器件。該重構(gòu)控制器具有相對(duì)通用性,適用于對(duì)同一類FPGA芯片實(shí)現(xiàn)可編程器件在系統(tǒng)配置,對(duì)電路中出現(xiàn)的錯(cuò)誤和故障進(jìn)行實(shí)時(shí)動(dòng)態(tài)重構(gòu),達(dá)到高可靠性的目的,有效節(jié)省邏輯資源。

            基于JTAG接口實(shí)現(xiàn)ARM的FPGA在線配置

            本文介紹一種在基于ARM的嵌入式Linux系統(tǒng)中使用Jam Player和Jam配置文件,利用FPGA的JTAG接口對(duì)其進(jìn)行在線配置的方法,為軟件無線電應(yīng)用中實(shí)現(xiàn)可重配置的移動(dòng)終端提供一種新方法。

            基于JTAG的DSP外部FLASH在線編程與引導(dǎo)技術(shù)

            本文以ADSP-21065L外部擴(kuò)展的FLASH存儲(chǔ)器AT29LV020為對(duì)象,在Visual DSP++3.5環(huán)境中通過JTAG仿真器運(yùn)行一段程序,將可引導(dǎo)代碼在線燒錄到FLASH中,并實(shí)現(xiàn)系統(tǒng)的引導(dǎo)。

            基于SOPC的通用型JTAG調(diào)試器的設(shè)計(jì)

            本文利用SOPC技術(shù)的特點(diǎn),設(shè)計(jì)一種通用型調(diào)試器。根據(jù)待調(diào)試目標(biāo)板的型號(hào),將相應(yīng)的調(diào)試IPcore和其他通用IPcore一起編譯生成一個(gè)嵌入式調(diào)試系統(tǒng),下載到FPGA上,實(shí)現(xiàn)一個(gè)通用型調(diào)試器。

            基于JTAG的互連測(cè)試技術(shù)

            本文介紹基于JTAG的互連測(cè)試技術(shù),可以在任何場(chǎng)合應(yīng)用,包括板極測(cè)試與系統(tǒng)級(jí)測(cè)試,包括開發(fā)調(diào)試、生產(chǎn)測(cè)試、維修測(cè)試等過程?;ミB測(cè)試是邊界掃描技術(shù)的主要應(yīng)用之一,通過互連測(cè)試能夠檢測(cè)到電路板上互連的結(jié)構(gòu)性故障。



          關(guān)鍵詞: CPLD IEEE1149.1 CPU

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();