<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于OV6630圖像傳感器和DSP的圖像采集系統(tǒng)設計

          基于OV6630圖像傳感器和DSP的圖像采集系統(tǒng)設計

          作者: 時間:2015-01-17 來源:網(wǎng)絡 收藏

            0 引言

          本文引用地址:http://www.ex-cimer.com/article/268279.htm

            是基于可編程超大規(guī)模集成電路和計算機技術發(fā)展起來的一門重要技術,芯片的快速數(shù)據(jù)采集與處理功能以及片上集成的各種功能模塊為應用于各種場合提供了極大的方便。而CMOS圖像傳感器與CCD相比,由于CMOS圖像傳感器能將時序處理電路和圖像信號的前端放大與數(shù)字化部分集成  于一個芯片內,因而其發(fā)展一直受到業(yè)界的高度重視?,F(xiàn)在,隨著技術與工藝的發(fā)展,CMOS圖像傳感器不僅在噪聲上得到了有效改善,而且分辨率也得到了明顯提高。CMOS圖像傳感器將以其低廉的價格、實用的圖像質量、高集成度和相對較少的功耗在視頻采集領域得到廣泛的應用。為此,本文提出了一種基于DSP和CMOS圖像傳感器,同時由復雜可編程邏輯控制芯片CPLD控制的實時圖像采集系統(tǒng)的實現(xiàn)方案。

            1 硬件設計

            圖1所示是該圖像采集系統(tǒng)的電路結構框圖。由圖1可見,該圖像采集系統(tǒng)主要由圖像傳感芯片、CPLD控制模塊、SRAM數(shù)據(jù)存儲器、FLASH程序存儲器、DSP信號處理器等幾部分組成。其圖像采集芯片用美國Omni Vision公司開發(fā)的彩色CMOS圖像傳感器,該芯片與傳統(tǒng)的CCD傳感器相比,其最明顯的優(yōu)勢是集成度高,功耗小,生產成本低,容易與其它芯片整合。該芯片將CMOS光感應核與外圍支持電路集成在一起。由于其運用了專有的傳感器技術,因而能夠消除普通的光電干擾。該芯片的像素陣列為352×288,即101376像素,還有4行、4列可供選擇。圖像數(shù)據(jù)的輸出有多種格式(YCrCb4:2:2,GRB4:2:2和RGB原始數(shù)據(jù)輸出格式),本系統(tǒng)選用8通道Y輸出RGB原始數(shù)據(jù)輸出格式,以及逐行掃描的工作方式。其輸出格式為:

            奇數(shù)掃描行BGBG……

            偶數(shù)掃描行GRGR……

            

           

            根據(jù)人眼對彩色響應帶寬不高的大面積著色特點,每個象素沒有必要同時輸出3種顏色。因此,數(shù)據(jù)采樣時,奇數(shù)掃描行的第1,2,3,4,…象素分別采樣和輸出B,G,B,G,…數(shù)據(jù);偶數(shù)掃描行的第1,2,3,4,…象素分別采樣和輸出G,R,G,R,…數(shù)據(jù)。在實際處理時,每個象素的R,G,B信號由象素本身輸出的某一種顏色信號和相鄰象素輸出的其他顏色信號構成。這種采樣方式在基本不降低圖像質量的同時,可以將采樣頻率降低60%以上。

            系統(tǒng)中的核心處理芯片選用TI公司的加強型定點DSP芯片TMS320VC5410A,該DSP的工作頻率可達160 MHz,內部有64KBRAM空間可以靈活的映射為數(shù)據(jù)或程序存儲空間。由于DSP的內部存儲空間有限,所以,本設計在外部擴展了一大小為1 MB的SRAM數(shù)據(jù)存儲器CY7C1021和256 K的FLASH程序存儲器SST39VF400A??刂菩酒珻PLD選用Altera公司的MAX7000系列芯片EPM7128SLC84-15。該芯片包含84個I/O管腳、128個宏單元,每16個宏單元可組成一個邏輯陣列塊,工作電壓為5.0 V。該芯片在系統(tǒng)中處于總體時序控制地位,既用于給圖像傳感器芯片提供控制信號。也用于SRAM和FLASH的片選和讀寫控制,同時還負責LCD的顯示控制。

            2 軟件設計

            當系統(tǒng)配置完畢以后,便可以進行圖像數(shù)據(jù)的采集與處理。在采集圖像的過程中,最主要的工作是判別一幀圖像數(shù)據(jù)的開始和結束的時刻。在仔細研究了輸出的同步信號(VSYNC是垂直同步信號、HREF是水平同步信號、PCLK是輸出數(shù)據(jù)同步信號)的基礎上。筆者用VHDL語言實現(xiàn)了采集過程起始點的精確控制。圖2所示為圖像采集期間三個同步信號與數(shù)據(jù)信號的時序關系圖。

            圖2中,每一個幀同步信號VSYNC周期包含288個水平同步信號HREF脈沖,而每一個HREF周期包含352個PCLK時鐘脈沖,每一個PCLK時鐘可輸出一個RGB像素的視頻數(shù)據(jù)。

            

          傳感器相關文章:傳感器工作原理



          上一頁 1 2 下一頁

          關鍵詞: OV6630 DSP

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();